登录 立即注册
 找回密码
 立即注册

QQ登录

只需一步,快速开始

PCB联盟网欢迎您
PADS LOGIC Error on pin number 16:Pin number length must be from 1 to 40 characters ,PADS LOGIC原理图每个引脚命名
我安装的Allegro软件版本为16.6,当打开的PCB文件的版本小
怎么搞的每次打开pcb文件后 在工具栏的工具条位置什么的都变了呢
8层的阻抗该怎么计算呀?
超全的candence PCB超级库封装库分享 非常齐全的阿里狗原件封装库 非常
爱学习爱分享,分享一份 信号完整性分析及设计_高速电路设计 资料
发现一个很好的图文教程 主要是 Orcad导入Pads的详细过程 很好 值得推
放电阻参考编号不是R
Mentor EE经典学习教程 12647
【经典力作】如何将PADS的库文件导入Mentor_EE 307 下载地址:
AD19新版本(19.0.10)下载/Altium Designer 19安装包下载及详细完美破解图文视频教程 此次更新修复了中文界面下不会报错的问题,其他的功能有待检测。 19194 百度
打开原理图点击libraries时就出现问题,加载不进去,
Orcad 16.5绿色版本/Orcad 16.5精简版本安装包下载 链接:https://pan.baidu.com/s/1eoJ_--lSMi9p
Allegro 16.6版本最新112号补丁/Hotfix_SPB16.60.112安装补丁包下载 链接:https://pan.baidu.com/s/1QKpKGl-8u4tzZcfcdt3vDA
PADS软件器件位号自动重新编号 17015 17016 17017 17018
Pads VX2.4 完整版安装包+破解文件+破解教程 链接: https://pan.baidu.com/s/1LBhYhM6zja1zpIYHhktl4A 提取码:yhcg
Mentor Expedition9.4 软件下载 下载地址: 1659 若链接失效
Mentor Expedition9.5 软件下载 1660 若链接失效 请及时反
AutoCAD2007简体中文版下载及破解教程 百度云连接:http://pan.baidu.com/
软件为网络搜集,请勿用于商业用途,仅供学习之用 Autocad2008简体中文版下载64位安装及破
PCB设计当中,我们经常用到,单位换算,
UCAM软件下载 v8.41 官方免费版(附安装教程+注册文件) 链接: https://pan.baidu.com/s/1qzdven3voSf5cEA6O
PCB设计当中有很多的问题的,那是否有人
一份资料概述就能充分弄清楚的模数混合资料 真的很经典 希望管理员能
本帖最后由 凡亿李蜇龙 于 2019-1
PCB布线的直角走线的基础理论
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) (
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I ----------
18层高速单板
本帖最后由 linchichang 于 2019-1-20 14:44 编辑 2017年IPC中国PCB设计大赛冠军作品——
CNT836A GNSS惯性导航定位模块数据手册
12561 应用网口变压器解决辐射发射问题---解决辐射发射问题实用文档
【CDCE913规格书】+【封装名TSSOP14-0R65-4R4】 15907 15908 您下载的PCB封装来自于凡亿P
【AZ1117CH-3.3TRG1规格书】+【封装名SOT223】 1569115692 您下载的PCB封装来自于凡亿PCB
您所学习的精选问答知识来自凡亿PCB百问百答 付费主题前请您先阅读以下条款: 1.精选回
您所学习的精选问答知识来自凡亿PCB百问百答 付费主题前请您先阅读以下条款: 1.精选回
Allegro软件PCB转为PADS软件PCB过程 【适合人群】 》PCB设计师 》C
10天ORCAD视频教程 直接去下面回复下
PADS Logic原理图导入PADS PCB-视频教程 【适合人群】 》PADS layout 工程师
PADS Logic中原理图库的创建-视频教程 【适合人群】 》PADS layout 工程
新手必备 :lol Mentor EE7.9.X完整PCB视频教程/Demo案例/PDF教程/EDA速成视频/Mentor DxDesigner/Expedition/LibraryManager
Altium中BGA封装的创建方法 【适合人群】
希望各位学习者能通过这样的学习资源,更
查看: 785|回复: 4
收起左侧

AltiumDesigner17四翼飞行器 4层板 PCB设计 实战视频

[复制链接]

255

主题

924

帖子

6115

积分

管理员

Rank: 5Rank: 5

积分
6115

优秀版主荣誉管理论坛元老

发表于 2018-10-23 15:10:46 | 显示全部楼层 |阅读模式


AltiumDesigner174层四翼飞行器pcb设计实战视频,真实案例+全程实战+名师指导,新手进阶PCB的必备视频,10天搞定4层板,高速PCB设计入门到精通就是这么快!
       本视频教学以altium designer17.1为平台,以市场比较流行的四翼”飞行器的产品为案例,来讲解一个四层板子的设计,之前很多电子工程师的画板一般停留在2层板的设计,但是由于电子产品的复杂程度越来越来高,性能要求越来严格,对PCB的层数也相应的_上来了,要求我们电子工程师不仅能绘制简单的两层板,也需要有绘制4层、6层的甚至更多层板的能力,这次通过这个四翼'飞行器板子的讲解旨在让更多从事PCB设计或想进入PCB设计这个行业的工程师一一个衔接2层到多层板子的机会,一个提升的机会。
       本视频教程讲解以全程实战的方式讲解,就是一一个PCB工程师拿到原理图开始,对原理图进行分析→封装检查创建- +器件的导入一+ 器件如何快速布局→怎么设定规则一+怎么进行布线一+怎么进生产资料处理的一一个系统正规军的做法,让你做项目有条有理不再做了这步,下步又不知道做什么了,思路!思路!思路!很重要!
      本案例包含的模块有陀螺仪/罗盘传感器、马达、USB、PMU管理单元、DCDC分立电源、  RS232接口管理、蓝牙射频、STM32主控
      细节决定成败,愿学习我们视频的朋友们,多多注重我们视频讲解的布局、布线操作技巧以及思路,早日成就PCB设计高手!


fyjy.png
w.jpg
e.jpg
q.png
t.jpg
y.jpg
u.jpg
i.jpg
布线规则
(1)布线优先次序

键信号线优先:摸拟小信号、高速信号、时钟信号和同步信号等关键信号优先布线 。
密度优先原则:从单板上连接关系最复杂的器件着手布线。从单板上连线 最密集的区域开始布线 。

注意点:
a、尽量为时钟信号、高频信号、敏感信号等关键信号提供专门的布线层,并保证其最小的回路面积。必要时应采取手工优先布线、屏蔽和加大安全间距等方法。保证信号质量。
b、电源层和地层之间的emc环境较差,应避免布置对干扰敏感的信号。
c、有阻抗控制要求的网络应尽量按线长线宽要求布线。

(2)四种具体走线方式

1 、时钟的布线:
时钟线是对EMC 影响最大的因素之一。在时钟线上应少打过孔,尽量避免和其它信号线并行走线,且应远离一般信号线,避免对信号线的干扰。同时应避开板上的电源部分,以防止电源和时钟互相干扰。
如果板上有专门的时钟发生芯片,其下方不可走线,应在其下方铺铜,必要时还可以对其专门割地。对于很多芯片都有参考的晶体振荡器,这些晶振下方也不应走线,要铺铜隔离。

2、直角走线:
直角走线一般是PCB布线中要求尽量避免的情况,也几乎成为衡量布线好坏的标准之一,那么直角走线究竟会对信号传输产生多大的影响呢?从原理上说,直角走线会使传输线的线宽发生变化,造成阻抗的不连续。其实不光是直角走线,顿角,锐角走线都可能会造成阻抗变化的情况。
直角走线的对信号的影响就是主要体现在三个方面:
一是拐角可以等效为传输线上的容性负载,减缓上升时间;
二是阻抗不连续会造成信号的反射;
三是直角尖端产生的EMI。

3、差分走线:
参看:Altium Designer -- 差分布线和阻抗匹配
差分信号(Differential Signal)在高速电路设计中的应用越来越广泛,电路中最关键的信号往往都要采用差分结构设计.定义:通俗地说,就是驱动端发送两个等值、反相的信号,接收端通过比较这两个电压的差值来判断逻辑状态“0”还是“1”。而承载差分信号的那一对走线就称为差分走线。

差分信号和普通的单端信号走线相比,最明显的优势体现在以下三个方面:
     a.抗干扰能力强,因为两根差分走线之间的耦合很好,当外界存在噪声干扰时,几乎是同时被耦合到两条线上,而接收端关心的只是两信号的差值,所以外界的共模噪声可以被完全抵消。
    b.能有效抑制EMI,同样的道理,由于两根信号的极性相反,他们对外辐射的电磁场可以相互抵消,耦合的越紧密,泄放到外界的电磁能量越少。
    c.时序定位精确,由于差分信号的开关变化是位于两个信号的交点,而不像普通单端信号依靠高低两个阈值电压判断,因而受工艺,温度的影响小,能降低时序上的误差,同时也更适合于低幅度信号的电路。目前流行的LVDS(low voltage differential signaling)就是指这种小振幅差分信号技术。

对于PCB工程师来说,最关注的还是如何确保在实际走线中能完全发挥差分走线的这些优势。也许只要是接触过layout的人都会了解差分走线的一般要求,那就是“等长、等距”。

等长是为了保证两个差分信号时刻保持相反极性,减少共模分量;等距则主要是为了保证两者差分阻抗一致,减少反射。“尽量靠近原则”有时候也是差分走线的要求之一。

4、蛇形线:
蛇形线是Layout中经常使用的一类走线方式。其主要目的就是为了调节延时,满足系统时序设计要求。设计者首先要有这样的认识:蛇形线会破坏信号质量,改变传输延时,布线时要尽量避免使用。但实际设计中,为了保证信号有足够的保持时间,或者减小同组信号之间的时间偏移,往往不得不故意进行绕线。

注意点:
成对出现的差分信号线,一般平行走线,尽量少打过孔,必须打孔时,应两线一同打孔,以做到阻抗匹配。
相同属性的一组总线,应尽量并排走线,做到尽量等长。从贴片焊盘引出的过孔尽量离焊盘远些。
QQ截图20181018150515.png
QQ截图20181018150533.png
o.png

 

                                                   PCB技术交流官方QQ群:603978727(AD)/562010407(Allegro)/390507222(PADS)

该会员没有填写今日想说内容.
回复

使用道具 举报

0

主题

8

帖子

48

积分

一级会员

Rank: 1

积分
48
发表于 2018-12-10 16:15:35 | 显示全部楼层
回复 支持 反对

使用道具 举报

1

主题

87

帖子

382

积分

一级会员

Rank: 1

积分
382
发表于 2019-1-2 13:27:19 | 显示全部楼层
多多赚金币,才能有好的案例练习
回复 支持 反对

使用道具 举报

0

主题

42

帖子

193

积分

一级会员

Rank: 1

积分
193
发表于 2019-1-4 21:23:52 | 显示全部楼层
蛇形线是Layout中经常使用的一类走线方式
回复 支持 反对

使用道具 举报

1

主题

44

帖子

206

积分

一级会员

Rank: 1

积分
206
发表于 2019-1-11 19:49:24 | 显示全部楼层
学习了,非常感谢了
回复 支持 反对

使用道具 举报

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关闭

站长推荐 上一条 /4 下一条

全国免费热线电话

156-1688-0848

周一至周日9:00-23:00

反馈建议

pcbbar@163.com 在线QQ咨询

扫描二维码关注我们

Copyright © 2008-2018   All Rights Reserved. By PCB联盟网 手机版 粤ICP备14065604号-3

快速回复 返回顶部 返回列表