电子产业一站式赋能平台

PCB联盟网

搜索
查看: 2553|回复: 0
收起左侧

[文件已评审] PADS 4层 MB V1.0板评审报告20190212

[复制链接]
发表于 2019-2-16 17:04:20 | 显示全部楼层 |阅读模式
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I
+ K6 X7 K% X, L# r. P- W% t------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [
  X* d; p8 _8 b, J6 q2 K) P使用前请您先阅读以下条款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s% \+ b9 \: f; }: d! ?
1.评审PCB全程保密不外发,评审之后会进行文件删除,介意者不要发送文档!, D( i* |- o5 P/ G( \0 `% [/ Y8 x7 T% J, {$ x, D+ W/ p
2.评审报告只是局部截图并添加文字说明,如需更详细的请内容请联系我们评审人员
$ i- a8 y- z8 f3.评审意见仅供参考意见,由此造成的任何相关损失网站概不负责# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s: W3 U7 N/ _) G4 s
-----------------------------------------------------------------------------------  \. h4 C, d- O4 [2 S
一.布局问题:3 B  o1 d7 v$ D
二.布线问题:
6 q* M" ~, l" b  h# A1.【问题分析】:USB座子是整个板子的电源入口,目前板子上走线没有电源的概念,入口走线比较细,输出的整板电源+3.3V走线也比较细。. I) b- ?7 H6 y+ h' O: L+ O
【问题改善建议】:建议根据电流大小加粗电源走线,或者采用铺铜方式 。' t0 O3 w( m& |

! L$ C" h1 l" `$ l2.【问题分析】:板中走线出现锐角和直角的情况,这样容易造成信号反射,干扰影响信号。" h, v+ Z* g& b& I
【问题改善建议】:走线要从焊盘中间出线,不要出现直角和锐角。' i; L' W4 G8 Z+ V( d
" I, @$ q$ Z) r7 A, Q! o& F5 E
8 }. g$ E: a6 n: X9 I$ f* p. W
. n$ |: `0 B/ C

2 m* y1 T, S3 l; q, w# E, j1 Q  g3.【问题分析】:时钟线没有包地,也没有保证足够的间距。! _. |4 b# W& R. |2 J5 @# d  }
【问题改善建议】:时钟信号很重要,且容易受干扰,以下时钟线建议包地处理。
' Z2 l/ {; ]* Q% d   
( U) ?  h& {: k; d
4.【问题分析】:USB此组信号为差分信号,没有差分走线。  W: W/ q1 h; K4 ~4 ~
【问题改善建议】:建议采用差分走线,并做好包地处理。# |! m; u; N" Q3 u' a7 [; y; x& S* u

4 x2 y. }0 t; _8 X% d5.【问题分析】:天线座子要做好隔层参照考。
0 w; e9 r* I  C) M8 `7 A【问题改善建议】:以下天线座子信号建议挖空第二层,参考第三层。* x7 ]( ?6 Z! \# v8 g7 h9 h
8 {+ V* v- g9 W# m* Z% b' M. r
6.【问题分析】:第三层作为电源层,走了大量的线。
- }: t# Y1 f8 O9 k% j# \7 E8 T【问题改善建议】:建议第三层整体敷铜,作为个完整的电源层作为参考平面,其他小的电源可以到顶底层进行处理。  h- O, R( ?  ]" P: o6 u6 W* F
, P0 V# g* B" a0 G
三.生产工艺:
1 t. a7 Z4 k, b( ^0 ?

) G" b% D: `6 \6 f

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

x
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则

关闭

站长推荐上一条 /1 下一条


联系客服 关注微信 下载APP 返回顶部 返回列表