|
pcb设计过程中,由于平面的分割,可能会导致信号参考面不连续,对于低速信号,可能没什么关系,而在高速数字系统中,高速信号以参考面作返回路径,即回流路径,如果参考平面不连续,信号跨分割,就会带来诸多的问题,如EMI、串扰、阻抗不连续等问题。这种情况下,需要对分割进行缝补,为信号提供较短的回流通路。常见的处理方式有添加缝补电容和跨线桥接。' V7 G) B2 Z' K8 L
缝补电容(Stiching Capacitor)通常在信号跨分割处摆放一个0402或者0603封装的瓷片电容,电容的容值在0.01uF或者是0.1 uF,如果空间允许,可以多添加几个这样的电容,同时尽量保证信号线在缝补电容200mil范围内,距离越小越好;而电容两端的网络分别对应信号穿过的参考平面的网络,见图一中电容两端连接的网络,两种颜色高亮的两种不同网络
( B& N% w9 V( Y" V/ p8 ]$ ^+ O5 L' V+ C
; f: I7 g1 D& H4 B# l, M
: ?- r; X" ~, }% o6 U0 E, k跨线桥接:常见的就是在信号层对跨分割的信号进行“包地处理”,也可能包的是其他网络的信号线,这个个‘“包地”线尽! l! I. F# u0 z& D' l2 j
" y& w) p4 }, t! U4 L, J I' P) i9 J
! y+ u: k/ K9 I3 ^
: Z- H! p2 J& O% Y2 Q* L% ^) }/ ^. J" K; k. ~; W" W
% w- [5 {; o7 L; h/ y, s- k( ~2 B( W: a# O3 c& _8 x4 S2 i j d
: l! Z5 t+ j7 W3 c' s
% h% I% S9 Y+ b& H
* q7 S' @! b* d# ]! o; q) q
; c: z/ _# M' k9 c" ? |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|