|
pcb设计过程中,由于平面的分割,可能会导致信号参考面不连续,对于低速信号,可能没什么关系,而在高速数字系统中,高速信号以参考面作返回路径,即回流路径,如果参考平面不连续,信号跨分割,就会带来诸多的问题,如EMI、串扰、阻抗不连续等问题。这种情况下,需要对分割进行缝补,为信号提供较短的回流通路。常见的处理方式有添加缝补电容和跨线桥接。- `" G/ p$ ~3 S4 d
缝补电容(Stiching Capacitor)通常在信号跨分割处摆放一个0402或者0603封装的瓷片电容,电容的容值在0.01uF或者是0.1 uF,如果空间允许,可以多添加几个这样的电容,同时尽量保证信号线在缝补电容200mil范围内,距离越小越好;而电容两端的网络分别对应信号穿过的参考平面的网络,见图一中电容两端连接的网络,两种颜色高亮的两种不同网络6 o! m3 A2 O- \7 |; I2 U3 x3 l
1 H- F* B) r( D7 a: G$ \# ^( x; v7 E; ?1 _) r) a' H
: p6 X+ K' ~# c) f' A: O, _- M
跨线桥接:常见的就是在信号层对跨分割的信号进行“包地处理”,也可能包的是其他网络的信号线,这个个‘“包地”线尽
, q' T2 ^4 R% _
" e6 I- J# u7 K# n8 j/ [% [
, S: [, |) C+ i4 R7 J+ ~( U. l, i0 [5 v/ Y# ]9 x: k
9 ~- L- @- k2 x& a% Y' Z
2 v5 E: I# A' \, E2 i. b
* @4 N" R8 m% T8 x! x5 z$ d2 T9 I9 A# S$ R
' o7 G3 f7 N1 w4 \% j. @6 z
% { A$ g8 i" h5 C& U+ X, \- ?. q) @! v q( c. x2 S4 p) p
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|