电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1666|回复: 0
收起左侧

【PCB绘制经验】PCB及电路抗干扰措施

[复制链接]

8

主题

34

帖子

230

积分

一级会员

Rank: 1

积分
230
发表于 2018-8-7 11:02:10 | 显示全部楼层 |阅读模式
印制电路板的抗干扰设计与具体电路有着密切的关系,这里仅就PCB抗干扰设计的几项常用措施做一些说明。
% ]6 X* {+ I  t8 I+ R: f; v0 Y& h
* p. V& d: z& E6 x: o1.电源线设计:6 R  O$ Z9 P- m: Q7 s
   根据印制线路板电流的大小,尽量加租电源线宽度,减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。
0 Z. s+ Z1 x3 J- ~' b/ y; {) h! c$ Y* h1 N1 w- q
2.地线设计的原则:
' t, o+ ?5 w0 d0 }; {0 g6 p" E; } (1)数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。" W5 a4 v# t* P
    (2)接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。3 `+ l& i" d, e! n3 E/ `2 H
    (3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。# b* L0 q. e( C2 i. X1 M
4 E, m# i( n: P! n( j4 q
3.退藕电容配置:% ]$ \9 J4 d# J. l- I4 X2 H2 E
pcb设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:
7 T4 X5 m$ v# M& N6 N    (1)电源输入端跨接10~100uf的电解电容器。如有可能,接100uF以上的更好。
0 ~% e# n4 n' `: e, \: s8 p    (2)原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1~10pF的钽电容。
, U& i5 j0 h* i9 X% C! i    (3)对于抗噪能力弱、关断时电源变化大的器件,如RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。
, u( w# e+ |, }7 n- |    (4)电容引线不能太长,尤其是高频旁路电容不能有引线。
* b6 o) W2 g; g$ @& N( \( _# l    (5)在印制板中有接触器、继电器、按钮等元件时.操作它们时均会产生较大火花放电,必须采用RC电路来吸收放电电流。一般R取1~2K,C取2.2~47UF。0 I+ g: n  ?5 V* `. J% ^% |
    (6) CMOS的输入阻抗很高,且易受感应,因此在使用时对不用端要接地或接正电源。
+ l" l5 m& T% ?4 E7 v& y1 r+ G0 l8 C3 ^& g3 i5 b/ W- V, h
PCB打样:www.jdbpcb.com
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表