|
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I+ p3 Q1 e- y0 ]7 i( E! F
------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [
% z6 R' c# s! u使用前请您先阅读以下条款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s# G# g, @7 @/ E1 U6 n
1.评审PCB全程保密不外发,评审之后会进行文件删除,介意者不要发送文档!, D( i* |- o5 P/ G( \0 `% [1 Z4 H0 G% p# t9 A- X8 }
2.评审报告只是局部截图并添加文字说明,如需更详细的请内容请联系我们评审人员( M: C* J0 B4 d2 ^% r
3.评审意见仅供参考意见,由此造成的任何相关损失网站概不负责# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s U+ {, x0 s' w" e' u! A) q% B
-----------------------------------------------------------------------------------& Q( `3 L3 F5 i3 {
一.布局问题:
7 W9 {4 y$ x6 P4 d二.布线问题:: y6 k2 g" e9 C) u; Z
1.【问题分析】:USB座子是整个板子的电源入口,目前板子上走线没有电源的概念,入口走线比较细,输出的整板电源+3.3V走线也比较细。
) o9 ^8 w- t9 N+ y) u: J【问题改善建议】:建议根据电流大小加粗电源走线,或者采用铺铜方式 。
& S$ [" p s& T* j6 i* C! V+ J ?- C& G5 [2 w! ^ p
2.【问题分析】:板中走线出现锐角和直角的情况,这样容易造成信号反射,干扰影响信号。
0 o i1 _& w! b4 c0 v【问题改善建议】:走线要从焊盘中间出线,不要出现直角和锐角。% P* V+ i, K" b2 `
$ n( Y1 \7 K9 Q8 w) ^- Z2 `+ S
- x7 T W$ W! F7 h Q! k. ?: Z2 `2 o7 r; Z) k
& }' J+ G, f% p1 C" c, U0 E( J( x1 |5 I3.【问题分析】:时钟线没有包地,也没有保证足够的间距。
$ M7 D/ F& Y7 M* c/ I Q$ p6 Z【问题改善建议】:时钟信号很重要,且容易受干扰,以下时钟线建议包地处理。
0 u% k* [, D0 O; e9 c
% I. L! }! _) h# ?. ?- q: T1 S+ o7 p4.【问题分析】:USB此组信号为差分信号,没有差分走线。$ q# f5 H' J: l, v" p/ [6 x- A
【问题改善建议】:建议采用差分走线,并做好包地处理。; H! l* k* q4 G# w5 u
6 [) r# w+ N: B) n! m4 t( W8 ]+ B1 J5.【问题分析】:天线座子要做好隔层参照考。
6 o/ q* T0 `+ m& L( N" v【问题改善建议】:以下天线座子信号建议挖空第二层,参考第三层。' k. T' \9 `3 P; ]9 J0 [5 l
8 y. O j8 F/ g) ?
6.【问题分析】:第三层作为电源层,走了大量的线。( |3 h0 k9 p% C5 K- l$ I l5 ]4 _8 m
【问题改善建议】:建议第三层整体敷铜,作为个完整的电源层作为参考平面,其他小的电源可以到顶底层进行处理。
/ ]3 |% {& q, N; M. b5 P1 L4 {1 N7 `5 L3 E7 C
三.生产工艺:
" a2 |7 D# p$ A+ T
; d$ c2 C5 M$ I' j* ]2 E- b& N |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|