电子产业一站式赋能平台

PCB联盟网

搜索
查看: 2645|回复: 0
收起左侧

[文件已评审] PADS 4层 MB V1.0板评审报告20190212

[复制链接]
发表于 2019-2-16 17:04:20 | 显示全部楼层 |阅读模式
您阅读的评审报告自于凡亿PCB QA评审组(www.fany-online.com) ( p8 O, v7 ?$ }) K* ~" b. I
0 [7 `" S, G: k) H. p; j0 D1 v------------------------------------------------------------------------------------$ ~# o+ p+ F/ E3 x% h- [: I5 H6 k  ^* g: o0 C# d% t
使用前请您先阅读以下条款:: k' C$ T5 ~7 k1 Z; a5 W6 C7 G9 s7 b! H7 u0 J8 r
1.评审PCB全程保密不外发,评审之后会进行文件删除,介意者不要发送文档!, D( i* |- o5 P/ G( \0 `% [) X; s; s& J5 h3 @
2.评审报告只是局部截图并添加文字说明,如需更详细的请内容请联系我们评审人员/ x  [  M- n7 b- L, n
3.评审意见仅供参考意见,由此造成的任何相关损失网站概不负责# A* M) Z6 g3 M3 u) I4 v3 E' ?1 Q7 C2 s8 ]1 F- c3 g% ^4 D' V; j. w
-----------------------------------------------------------------------------------
! b6 a# p! U% a/ u  V- F2 K: A一.布局问题:2 [# d" a8 [, D! z8 q
二.布线问题:
  [+ n" M  D# s# t1.【问题分析】:USB座子是整个板子的电源入口,目前板子上走线没有电源的概念,入口走线比较细,输出的整板电源+3.3V走线也比较细。4 x& u3 @( i" W; L, [4 q
【问题改善建议】:建议根据电流大小加粗电源走线,或者采用铺铜方式 。
3 j3 {2 a8 A2 j/ A9 I) N+ y7 D; @5 N1 _; }: U7 Y: x
2.【问题分析】:板中走线出现锐角和直角的情况,这样容易造成信号反射,干扰影响信号。
) @* l) s4 C8 c- g0 S7 g" u$ O& C, P' U; R【问题改善建议】:走线要从焊盘中间出线,不要出现直角和锐角。
) X5 S  k" O% l$ e* u% y9 e# r. |' h; T" ^

! X+ w8 ^  r, ]+ k; Z
5 R- |* Z" P8 e6 j% ~
6 [: l7 i4 n/ z# Z8 s0 q7 O3 s3.【问题分析】:时钟线没有包地,也没有保证足够的间距。  w; Q* P" L" V, A! j( A1 q
【问题改善建议】:时钟信号很重要,且容易受干扰,以下时钟线建议包地处理。# v7 V- ~5 A% T3 l7 o4 A
   
' Q& V3 Z3 x) l) Q& F
4.【问题分析】:USB此组信号为差分信号,没有差分走线。0 g# y: t# B7 r. u8 w% ?( r
【问题改善建议】:建议采用差分走线,并做好包地处理。3 J6 k/ |$ k: i) Y* _* q( R/ l9 f

% v9 h/ K0 @, M: q; k3 k5.【问题分析】:天线座子要做好隔层参照考。1 ^) V4 I2 G+ R% w5 v$ F) ]2 l
【问题改善建议】:以下天线座子信号建议挖空第二层,参考第三层。
9 R' W; v* t2 E) `& n5 l% `+ B. a) Y" U2 y
6.【问题分析】:第三层作为电源层,走了大量的线。
6 U( ]/ u1 l# F2 c: l【问题改善建议】:建议第三层整体敷铜,作为个完整的电源层作为参考平面,其他小的电源可以到顶底层进行处理。
  K- M1 S: ?& u) D+ _4 Z' a! D2 Q+ u# l. H
三.生产工艺:
. U8 l' e" l! g! a9 S

% j+ [$ W& u$ Z0 M

本帖子中包含更多资源

您需要 登录 才可以下载或查看,没有账号?立即注册

x
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表