|
某机型的layout方案 % b2 C7 h3 S* [ y3 h
以射频器件面为layer1层 射频 基带
8 C' w p6 p( }layer1: 器件 器件
# z" p! j7 y, U6 j, Y G B; Alayer2: signal 大部分地址和数据signal、部分模拟线(对应3层是地)
; B- v2 P5 G& }' q- ^# C" a5 }layer3: GND 部分走线(包括键盘面以及2层走不下的线)、GND 0 @ P+ q$ V/ {- L* h1 |
Layer4: 带状线 需穿过射频的基带模拟控制线(txramp_rf、afc_rf)、音频线、
9 ` S( w) h* Y" x% v W% M 基带主芯片之间的模拟接口线、主时钟线 + W: S7 I, Q: u. |; N
Layer5: GND GND 0 Q0 l6 }+ i1 a& d6 I v3 m
Layer6: 电源层VBAT、LDO_2V8_RF(150mA)、VMEM(150mA)、VEXT(150mA)、
: g/ E* z; n/ i# N) ^VCORE(80mA) 、VABB(50mA)、VSIM(20mA) 、VVCXO(10mA) ( t. e/ E1 W8 Y3 F* |
Layer7: signal 键盘面的走线
/ U! Z* T- \( @' P$ s5 ELayer8: 器件 器件7 I2 C, _' ~+ F
3 N) Y' I! k' c6 l4 l: N; l9 I二.具体布线要求 2 o5 x( H6 J. h# o* ?! I9 I
1.总原则:
4 O7 S8 @! R4 {( ^布线顺序:射频带状线及控制线(天线处)――基带射频模拟接口线(txramp_rf、afc_rf)――
K3 d4 ^; [5 f; c, \基带模拟线包括音频线与时钟线――模拟基带和数字基带接口线――电源线――数字线。 ; L: m$ u: i+ j( V& z0 E
$ a) n" F; d5 V* M2. 射频带状线及控制线布线要求
% f* l1 p" X; B$ o0 {7 P$ URFOG、RFOD网络为第四层的带状线,线宽为3mil,其上下两层均用地包住,带状线宽度5 V5 m, l8 h" m- c6 m0 @% z
根据实际板材厚度、以及走线长来确定;由于带状线均需打2~7的孔,注意底层在这些孔; q- Y1 a9 \) R6 m- m+ \1 }
附近用地包住,并且其他层走线不要离这些孔太近;
# _+ P% p8 N% T5 V0 i2 x
4 m \; r6 S* m0 X- n4 q/ T# K6 URX_GSM、RX_DCS、RX_PCS网络为顶层射频接收信号线,线宽走8mil;RFIGN、RFIGP、6 {- f5 h2 u4 }' J. w2 D* a
RFIDN、RFIDP、RFIPN、RFIPP网络为顶层和第二层射频接收信号线,定层线宽走8mil,0 Z# c8 K( K% z. v( F( F
第二层线宽走4mil; ; d# q( ~; d# R7 D
GSM_OUT、DCS_OUT、TX_GSM、TX_DCS/PCS网络为顶层功放输出发射信号线,线宽- a/ v: F" D ]/ Y6 K4 i
走12mil为宜;
1 M& n1 i' T. |2 `/ R8 T3 n5 T8 O 7 s2 N1 b4 G! k
天线开关输出到测试座、天线触点的顶层信号线ANT_1、ANT_2、ANT_3、ANT,线宽为
) t" j! g" R2 W/ T7 _12mil为宜。 5 ~& o" E/ R; l! B( e
4 R8 w+ X; _3 k/ g7 D6 T3. 与射频接口模拟线 (走四层) # O! [5 l) z, d7 A! X+ z
TXRAMP_RF、AFC_RF网络的走线尽量加粗且两边用地线围住,线宽走6mil;
0 k4 \7 a/ y$ Q# Z4 RQN_RF、QP_RF;IN_RF、IP_RF为两对差分信号线,请线长尽可能相等,且尽可能间距相
* U+ X$ ^( j2 T* ^) l! A$ u9 _等,在第四层的走线宽为6mil。 ! Z8 |4 `& o; ~
1 c$ b! o9 F, S8 _$ Z% Q* W3 _4. 重要的时钟线(走四层)
2 E& ` N% `6 S% [13MHz的晶体U108以及石英晶体G300部分为噪声敏感电路,其下面请尽量减少信号走线。
. j& h, l* ], m. f( U. l, }石英晶体G300的两个端子OSC32K_IN、OSC32K_OUT步线时注意要平行走线,离D300
^" b8 P9 I; W0 q4 e, ]9 N+ Z9 B, M6 n越近越好。请注意32K时钟的输入和输出线一定不能交叉。
3 U. t' {8 n3 }1 @5 W" V5 ^SIN13M_RF、CLK13M_IN、CLK13M_T1、CLK13M_T2、CLK13M_IN_X、CLK13M_OUT
1 n& D* y0 ~& M/ }; T' C' I; D0 i网络的走线请尽量短,两边用地线围住,走线的相邻两层要求都是地。 : D9 d0 y! o0 e7 L' V! e
时钟建议走8mil
4 ^; `7 h4 t/ p! R$ P7 k& F5.下列基带模拟线(走四层) 6 a& G# W; `7 @% d0 ^! I( `$ |
以下是8对差分信号线:
, P2 ?- T. E' Q1 {RECEIVER_P、RECEIVER_N; SPEAKER_P、SPEAKER_N; HS_EARR、 HS_EARL ;0 L, T; v6 y( l8 h. ~
HS_EARR_T1、 HS_EARL_T1 ;HS_MICP、HS_MICN;MICP、MICN;USB_DP、USB_DN;! d! P% E7 M2 U, H' B
USB_DP_T1、USB_DN_T1;USB_DP_X、USB_DN_X;
# ?; x C! v, Q$ F* o为避免相位误差,线长尽可能相等,且尽可能间距相等。 & t6 Q! K% v* Z- l( P4 {! Q6 _
BATID是AD采样模拟线,请走6mil; & i* D/ x) K$ ?
TSCXP、TSCXM、TSCYP、TSCYM四根模拟线也按照差分信号线走,请走6mil。
' i% A* _& [. R1 i7 Y ' s3 `+ f9 W0 x7 @
6. AGND与GND分布(?) - W; d3 R" z3 X+ r/ w6 C
AGND和GND网络在原理图中没有连在一起,布板完成之后用铜箔连起来,具体位置如下:
# \$ J0 g9 T6 L' |D301芯片底部布成模拟地AGND。模拟地AGND和数字地GND在D301的AGND(PIN G5)) k7 {$ Q" w* X' [/ G/ t+ |
附近连接。
) ~# y# |% z* W0 qD400芯片底部布成MIDI模拟地MIDIGND,MIDI模拟地MIDIGND和数字地GND在D400
) h; G$ C& m" P+ L f h的16管脚附近连接。 , i" W7 E% x4 ]: p/ g0 C4 r+ B
AGND最好在50mil以上。 - S) ~: P0 W Z( J+ D& P
5 Q m, M0 `9 e1 ]0 y( A7. 数字基带与模拟基带之间的重要接口线: 2 [, D/ L( T( U- t, a8 V" @( B' H' [
VSDI、VSDO、VSFS、BSIFS、BSDI、BSDO、BSOFS、ASDI、ASFS、ASDO为高速数据
, a" [1 I, P- ?# C% E: f( S线,线尽可能短、宽(6mil以上)、且线周围敷铜; 3 T6 i% e1 R: X$ |* m' o
BUZZER、ASM、ABB_INT、\RESET、\ABB_RESET为重要的信号线,请走至少6mil的
9 Y" ]! D+ @& O7 x y% h4 E线,短且线周围敷铜; * S3 O9 G5 V! x0 T
3 ^0 L+ N1 H5 L8.数字基带和外围器件之间重要接口线
( Y9 J L1 b4 }1 c\LCD_RESET、 SIM_RST、\CAMERA_RESET、\MIDI_RST、NFLIP_DET、\MIDI_IRQ、
; L8 r% c S6 h( i% E# g* k/ X\IRQ_CAMERA_IO、IRQ_CAMERA_IO_X、\PENIRQ为复位信号和中断信号,请走至少6mil
5 R3 _- f2 n2 E; y& Q的线。 ; |. D. X+ R5 k1 v' r
POWE_ON/OFF走至少6mil的线。 : N2 U* Z& G, k
. Q2 N! Y' ^" b7 B6 A n+ f6 R9.电源:
- j n, D1 O) B" c6 C1 {(1)负载电流较大的电源信号(走六层):下列电源信号负载电流依次减小,最好将其在电源
; M; P: N) ~+ H. B. w层分割: CHARGE_IN、VBAT、LDO_2V8_RF(150mA)、VMEM(150mA)、VEXT(150mA)、
7 l2 U7 O& q P' T. aVCORE(80mA) 、VABB(50mA)、VSIM(20mA) 、VVCXO(10mA),需要走线时VBAT、
" x, ?% f7 o8 G. oCHARGE_IN最好40以上。 9 l. i* l8 w* K* ?- p, e y
(2)负载电流较小的电源信号:VRTC、VMIC电流较小,可布在信号层。 ; Z9 [ S3 U A& i7 L; M$ d
(3)充电电路:与XJ600相连的VBAT 、CHARGE_IN,与VT301相连的ISENSE 电源输线,5 H3 u- r5 f- w9 g2 u
电流较大,线请布宽一点,建议16mil。 % Q& C) f$ Q. B0 r3 ?* i8 v
(4)键盘背光: KB_BACKLIGHT、KEYBL_T1有50mA电流, R802~R809、VD801~VD8085 ^1 T+ {4 A5 Q8 y% Z f8 k5 U
流过的电流是5mA,走线时要注意。
+ l) ], u: d1 K) f8 \2 W(5)马达驱动:VIBRATOR、VIBRATOR_x网络流过电流是100mA。 & C! r9 b3 J5 ?/ l) j7 T9 ]
(6)LCD背光驱动:LCD_BL_CTRL、LCD_BL_CTRL_X网络流过电流是60mA. , S9 ^: |$ F, C0 k7 M" |
(7)七色灯背光驱动:LPG_GREEN、LPG_RED、LPG_BLUE、LPG_RED_FPC、6 Q5 R' x k+ |
LPG_GREEN_FPC、LPG_BLUE_FPC、LPG_RED_FPC_x、LPG_GREEN_FPC_x、2 U9 f* U$ T" F; h8 I: c
LPG_BLUE_FPC_x网络流过电流是5mA,建议走6mil;LPG_OUT流过电流是20mA,建; [' {$ a: F) K# w6 x4 N
议走8 mil以上,并远离模拟信号走线和过孔。
8 c9 l) z5 P7 q. k( S' @7 U ( B; `; V7 l5 K" M
10.关于EMI走线
* c# z, L8 q! J2 o# C(1)Z701,Z702,Z703的输出网络在到达XJ700之前请走在内层,尽量走在2层,然后在
, y% Z; @3 m( dXJ700管脚附近打via2~1的孔,打到TOP层。
5 U: j) h! ~% S; P/ n M(2) 从RC滤波走出来的网络LPG_RED_FPC_x、LPG_GREEN_FPC_x、LPG_BLUE_FPC_x、
_9 G" d; |+ M7 F% CVIBRATOR_x、NCS_MAIN_LCD_x、NCS_SUB_LCD_x、ADD01_x在到达XJ700之前请走8 v# e" Q4 @0 |* `( E
在内层,走在3层或者6层或7层,然后在XJ500管脚附近打孔,打到TOP层。 . D4 b+ b' i- H/ N, D* X9 R
(3)键盘矩阵的网络不能在第八层走线,尽量走在第七层,第七层走不下可以走到第三层。
( D+ j. r% \( h) n+ g7 V! `2 [(4)键盘面底部和顶部耳机部分的走线尽量在第八层少走线。希望键盘面到时可以大面积
% N3 |( M2 }/ j/ F8 ~8 H铺地。
2 a" g9 ]2 n8 s- g+ ^(5)SIM卡XJ601下面(在表层)尽量大面积铺地,少走信号线。
1 y/ |0 u7 c" R 4 T+ v: c9 M! A) z6 W4 ~3 f6 e
11.元器件外围屏蔽条为0.7mm,屏蔽条之间间隔0.3mm,焊盘距离屏蔽条0.4mm,该位置9 M& R2 W7 {+ S4 h) g
已留出。
2 v7 o5 V( V# b9 Y9 O0 i$ G+ ~+ a5 ^ $ T, a9 B) j' D9 y
12.基带共有2个BGA器件,由于BGA导电胶只能从一个方向滴胶,所以以射频面为正面,6 q, \( [7 K" O, J0 v3 q4 j
统一在BGA的左侧留出了0.7mm的滴胶位置。 3 _0 M& y4 A. [+ u
- N, ^! h- O s# u' c& }13.20H原则。电源平面比地平面缩进20H。
1 w4 Q1 {5 \ H7 k5 E2 C- H # ~5 I% e `# q% I8 M
14.过孔尺寸:1~2,7~8层过孔是0.3mm/0.1mm, 其余过孔是0.55mm/0.25mm。 2 k/ K' S- D4 d$ |4 v4 n
# n5 R' L- w: r, A1 ~2 l3 l. B
15.顶层PCB边缘要有1.5-2mm的宽的接地条,并打孔。
9 [) _: L8 {9 x1 c , k2 f! x' ?, }1 M# g4 W0 J& M$ \8 k0 r
16.在敷完铜后,用过孔将各个层的地连接起来。 3 _" H3 X* d3 L' Y- K# \' `
6 @2 s1 y- s' t( z! E! \4 h! e17. 注意相邻层尽量避免平行走线,特别是对第四层的线而言,第三层走线要特别小心。 * x! q8 Z) l2 m5 V8 u* C: r
: v* D4 W7 V3 l( L
; e7 Z3 i: h. X0 c3 n# i# m: P3 b# L
+ |- t' b2 i. Y1 D5 }* F
6 s/ {. O: s" M: |0 w( v0 _
! L) D% f$ n$ r- I |
|