TL6678F-EasyEVM是广州创龙基于SOM-TL6678F核心板而研发的一款多核高性能DSP+FPGA开发板。开发板采用核心板+底板方式,底板采用沉金无铅工艺的8层板设计,尺寸为247.33mm*139.8mm,它为用户提供了SOM-TL6678F核心板的测试平台。为了方便用户开发和参考使用,上面引出了各种常见的接口,可以帮助用户快速评估SOM-TL6678F核心板的整体性能。 广州创龙SOM-TL6678F核心板基于TI KeyStone C66x多核定点/浮点TMS3206678 + Xilinx Kintex-7 FPGA设计的高性能DSP+FPGA高速大数据采集处理器,采用沉金无铅工艺的14层板设计,尺寸为112mm*75mm,经过专业的PCB layout保证信号的完整性,和经过严格的质量管控,满足多种环境应用。 现有创龙年终大促:购买DSP、ARM、FPGA开发板,仿真器(XDS560V2、XDS200、XDS100V2、DLC9LP等)全场第二件半价;有六重好礼免费送:2020年定制日历/保温杯/小米签字笔/魔方插座/U盘/小米移动电源;11月15日-12月31日限时抢购,点击TAOBAO:广州创龙电子科技 LED指示灯 (1)核心板上有1个电源指示灯(LED0),1个CPLD状态灯(LED8),5个用户可编程指示灯:DSP端2个(LED1、LED2),FPGA端3个(LED3~LED5),硬件及引脚定义如下图: (2)开发板底板有1个电源指示灯(LED0),5个用户可编程指示灯:DSP端2个(LED1、LED2),FPGA端3个(LED3~LED5),硬件及引脚定义如下图: 按键 共有2个系统复位按键(KEY1:WARM RESET,KEY2:FULL RESET),5个用户测试用按键,DSP端2个(SW1:NMI,SW2:USER1),FPGA端3个(SW3~SW4:USER,SW5:PROG),硬件及引脚定义如下图: 7 F% q8 n6 O; G2 `
|