电子产业一站式赋能平台

PCB联盟网

搜索
查看: 3485|回复: 1
收起左侧

TI KeyStone C66x开发板千兆以太网口、JTAG接口

[复制链接]

678

主题

902

帖子

8293

积分

高级会员

Rank: 5Rank: 5

积分
8293
发表于 2019-12-24 14:39:06 | 显示全部楼层 |阅读模式
TL6678F-EasyEVM是广州创龙基于SOM-TL6678F核心板而研发的一款多核高性能DSP+FPGA开发板。开发板采用核心板+底板方式,底板采用沉金无铅工艺的8层板设计,尺寸为247.33mm*139.8mm,它为用户提供了SOM-TL6678F核心板的测试平台。为了方便用户开发和参考使用,上面引出了各种常见的接口,可以帮助用户快速评估SOM-TL6678F核心板的整体性能。
广州创龙SOM-TL6678F核心板基于TI KeyStone C66x多核定点/浮点TMS3206678 + Xilinx Kintex-7 FPGA设计的高性能DSP+FPGA高速大数据采集处理器,采用沉金无铅工艺的14层板设计,尺寸为112mm*75mm,经过专业的PCB layout保证信号的完整性,和经过严格的质量管控,满足多种环境应用。
现有创龙年终大促:购买DSP、ARM、FPGA开发板,仿真器(XDS560V2、XDS200、XDS100V2、DLC9LP等)全场第二件半价;有六重好礼免费送:2020年定制日历/保温杯/小米签字笔/魔方插座/U盘/小米移动电源;11月15日-12月31日限时抢购,点击TAOBAO:广州创龙电子科技
千兆以太网口
开发板支持双千兆网口(CON3、CON4),采用了Marvell Alaska 88E1111网络芯片,可自适应10/100/1000M网络,RJ45连接头内部已经包含了耦合线圈,因此不必另接网络变压器,使用普通的直连网线即可连接本开发板至路由器或者交换机,硬件及引脚定义如下图:
JTAG接口
开发板引出了4个JTAG接口,DSP端2个(CON7:MIPI、CON8:TI Rev B JTAG),FPGA端2个(CON9:CPLD JTAG、CON10:FPGA JTAG),硬件及引脚定义如下图:
9 x$ G3 c* u6 V* U# R, o2 B
嵌入式DSP、ARM、FPGA多核技术开发,学习资料下载:http://site.tronlong.com/pfdownload
回复

使用道具 举报

发表于 2019-12-24 15:48:12 | 显示全部楼层
谢谢分享
回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表