电子产业一站式赋能平台

PCB联盟网

搜索
查看: 2588|回复: 0
收起左侧

在处理布线密度时应注意哪些问题?

[复制链接]

1070

主题

9446

帖子

4万

积分

联合创始人

元始天尊

Rank: 3Rank: 3

积分
49714

突出贡献优秀版主荣誉管理

QQ
发表于 2015-3-2 20:22:05 | 显示全部楼层 |阅读模式
问:在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低,请问在高速(>100MHz)高密度pcb设计中有哪些技巧?
0 k- N- n( q9 u0 ]  ?) J& X

答:在设计高速高密度PCB时,串扰(crosstalk interference)确实是要特别注意的,因为它对时序(timing)与信号完整性(signal integrity)有很大的影响。以下提供几个注意的地方:

1.控制走线特性阻抗的连续与匹配。

2.走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。

3.选择适当的端接方式。

4.避免上下相邻两层的走线方向相同,甚至有走线正好上下重迭在一起,因为这种串扰比同层相邻走线的情形还大。

5.利用盲埋孔(blindried via)来增加走线面积。但是PCB板的制作成本会增加。

在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。除此以外,可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。

--------------------------------------------------------------------------------------------------. I% Y- n. t; E# N9 H' j( A
本文由Altium PCB 工作站收集整理,转载时请注明出处,谢谢合作!
/ a3 G$ q3 ?9 u4 U; s% l推荐:全国知名PCB资源分享中心--Altium PCB工作站:http://www.altium-pcb.com


4 W* O2 u* m4 @4 P7 ]/ r- ?
凡亿教育 课堂免费视频汇总:https://www.fanyedu.com
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表