|

本帖最后由 edadoc 于 2015-11-20 14:11 编辑 9 r+ V& } e: ?. [ `2 } x
K$ k! w0 ~: o+ t6 {作者:袁波 一博科技高速先生团队成员
3 f0 j& h# U' Y. e: dDDR时序学习笔记(一) " [% j! E7 ?9 [) h) g
高速先生前几期的自媒体文章里多次提到了时序,并且也写了很多时序方面的文章,这些文章都从不同的角度对时序的概念进行了阐述。作者读完之后深受启发,这里,作者也把自己对时序的理解表达出来,供网友们参考。
( c7 Z: ]0 _+ ]+ X 接触到时序概念,是从学习DDR布线开始的。作者以前只知道一个差分对里面的两根线需要等长,等长的原因是保证P和N两根线上传输的信号同时到达接收端,这样就不会有共模信号的出现。然而,在DDR实际布线中,难点在于各组信号间的线长匹配。
9 M! H) u( _3 S/ {" e: V 我们知道,DDR的四组信号之中,地址/命令/控制信号都是参考时钟信号的,数据信号参考DQS。具体来说,就是要这些信号波形的相对位置之间存在一定的约束。时钟与地址/命令,控制之间的波形位置对应关系如下,如下图1:
( e$ e! p1 {) \图1
- }+ k2 i8 Y: }, E8 V3 [2 G3 b0 C从图1可以看出,理想情况下,地址/命令,控制信号的波形边沿应该和时钟信号的下降沿对齐,这样才能保证时钟信号的上升沿在地址/命令信号的中间位置,只有这样,信号传输到接收端为建立时间和保持时间留足裕量。图一中的灰色窗口就是不确定区域,也是我们在设计的时候需要考虑的,一般我们可以通过查看芯片的Datesheet来查阅Prelaunch的最小值与最大值,这个是芯片本身的参数,与布线无关。说了这么多,系统在工作的时候,时钟与地址/控制信号波形之间的位置关系到底是什么样的呢?让给我们来看看下图2图2
1 a! t* ]6 l% h: z* O上图2中,绿色的是时钟信号波形,紫色的是地址信号。可以看到,地址/命令,控制信号并不像时钟信号那样是周期性的,但它的位宽是时钟周期的整数倍,信号边沿都是要和时钟信号的下降沿对齐的,如果不能对齐,至少在时钟信号下降沿附近。" M9 K5 t A$ a
同样的,数据信号是参考DQS的,DQS又是参考时钟信号的,它们之间的位置关系如下图所示,图3是时钟信号与DQS之间的时序关系;图4是DQS与DQ之间的时序关系。
* a# I! D# G/ L6 B% h
4 m' A7 y9 s% }0 @- z* @2 [9 t' ?8 ~ b1 j ]由于篇幅较长,更多精彩内容详见附件,大家要是觉得文章不错,记得给点个赞哈,您的鼓励是我们最大的动力。
4 B# e/ Z6 S, C! }/ l1 o6 B d( c) x* I9 o
|
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|