电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1924|回复: 1
收起左侧

[作业已审核] PADS-Spring华 - 第五次作业 -网口模块的PCB设计

[复制链接]

10

主题

64

帖子

438

积分

一级会员

Rank: 1

积分
438
发表于 2020-10-18 14:20:48 | 显示全部楼层 |阅读模式
本帖最后由 wucnh 于 2020-10-18 14:41 编辑

附件分别为:百兆网口PCB和千兆网口PCB
学习心得:
1. 网口组成:主芯片 -> PHY芯片 ->变压器 -> RJ45网口
2. 百兆网口只有两对差分信号:一对收,一对发。另外四根是备用的。
3.千兆网口往往有四对差分信号:两对收,两对发。
4.布局原则:
1). 复位电路信号应当尽可能的靠近以太网转换芯片。若可能的话,应远离 TX 、RX 和时钟信号。
2). 时钟电路应当尽可能的靠近以太网转换芯片,远离电路板边缘、其他高频信号、 I/O 端口、走线或磁性元件周围。
3). RJ45 接口和变压器 之间的距离尽可能的缩短
4). 以太网转换芯片和变压器之间的距离也应尽可能的短。距离一般不超过5inch。
5). TX+,TX-和RX+,RX-尽量走表层,这两组差分对之间的间距至少4W以上,对内的等长约束为5mil,两组差分对之间不用等长。
6). RJ45接口区域内挖空处理,外壳地与GND之间的距离最少1mm以上(内部集成变压器)。外壳地与DGND之间的桥接电容要靠近外壳地管脚放置,且走线要加粗处理。
7). 变压器下面所有层都需要挖空处理。除差分信号外,其他信号都要加粗到20mil以上,变压器地网络的回流通过粗线连接起来。
对于千兆网的差分对:优先选择最优的信号层进行布线,过孔数量不要超过2个,换层时需在不超过200mil的范围内增加回流地过孔。
8). 以太网芯片到CPU的 GMII 接口线的发送部分和接收部分要分开布线,不要将接收和发送网络混合布线、线与线的间距满足 3W要求,RX 和TX 分别等长, 等长范围在 100mil。
9).其他要求:25M 晶体下面不能走其它的信号线、时钟不要走在RJ45 插座下面,复位信 号的布线要求满足 3W 要求 等

100M_new_design.pcb

958.25 KB, 下载次数: 1, 下载积分: 联盟币 -5

1000M_new_design.pcb

1.8 MB, 下载次数: 2, 下载积分: 联盟币 -5

回复

使用道具 举报

发表于 2020-10-19 14:20:54 | 显示全部楼层
网口模块已经评审完毕,请查看附件中的评审报告。

PADS spring千兆网口模块评审报告20201019.doc

146.13 KB, 下载次数: 1, 下载积分: 联盟币 -5

PADS-spring百兆网口模块评审报告20201019.doc

101.58 KB, 下载次数: 1, 下载积分: 联盟币 -5

回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表