电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1714|回复: 0
收起左侧

PCB线路板设计工艺的十大缺陷

[复制链接]

171

主题

281

帖子

2053

积分

三级会员

Rank: 3Rank: 3

积分
2053
发表于 2020-10-30 15:38:49 | 显示全部楼层 |阅读模式
  PCB线路板设计工艺的十大缺陷
& O2 R, J, v0 H
; S8 H" T. h  K  PCB线路板在工业发达的今日广泛的用于在各行电子产品中,根据行业的不同,PCB线路板的颜色和形状、大小及层次、材料等都有所不同。因此在PCB线路板的设计上需要明确信息,不然容易出现误区。本文就以PCB线路板在设计工艺上的问题总结了十大缺陷。
; J( i6 S( w( Y: L8 T2 p% W9 a  p* J' Q: H- G0 `5 P7 f5 U' u0 y' A4 O. S
  一、加工层次定义不明确8 q$ D/ y" T+ Y# j+ x
  单面板设计在TOP层,如不加说明正反做,也许制出来板子装上器件而不好焊接。
" e/ ^' }, f% U% `
: N9 g3 a# \0 ~# i& p& o& u* y  二、大面积铜箔距外框距离太近
9 W9 q+ e6 g0 c. R/ p5 \- R  大面积铜箔距外框应至少保证0.2mm以上间距,因在铣外形时如铣到铜箔上容易造成铜箔起翘及由其引起阻焊剂脱落问题。
  J. B6 J) s$ h
: s" U9 n) Y2 a, a; `' |  f  三、 用填充块画焊盘
- X* t  @" \5 V3 j& N: B  用填充块画焊盘在设计线路时能够通过DRC检查,但对于加工是不行,因此类焊盘不能直接生成阻焊数据,在上阻焊剂时,该填充块区域将被阻焊剂覆盖,导致器件焊装困难。4 q+ ?$ M+ l+ y

, e+ H6 M& m$ n  四、 电地层又是花焊盘又是连线
% w: s/ C" e7 D1 j  因为设计成花焊盘方式电源,地层与实际印制板上图像是相反,所有连线都是隔离线,画几组电源或几种地隔离线时应小心,不能留下缺 口,使两组电源短路,也不能造成该连接区域封锁。
  E! d' W9 x/ ?6 o
' ?6 n2 e$ ^% U0 ^/ ?  五、字符乱放
& z3 f" M) C6 O: E7 b+ T  字符盖焊盘SMD焊片,给印制板通断测试及元件焊接带来不便。字符设计太小,造成丝网印刷困难,太大会使字符相互重叠,难以分辨。
+ P4 A( j, y" S) m; C" l7 |
: r5 W' f9 b- `0 N) w5 X  六、表面贴装器件焊盘太短
6 y% r, y% s  Y4 G9 ?0 l  这是对通断测试而言,对于太密表面贴装器件,其两脚之间间距相当小,焊盘也相当细,安装测试针,必须上下交错位置,如焊盘设计太短,虽然不影响器件安装,但会使测试针错不开位。7 ]* n! Z+ p) O% m
) g2 J* `4 n, r& L' c
  七、单面焊盘孔径设置
/ Z: U: `% l4 j/ c  单面焊盘一般不钻孔,若钻孔需标注,其孔径应设计为零。如果设计了数值,这样在产生钻孔数据时,此位置就出现了孔座标,而出现问题。单面焊盘如钻孔应特殊标注。" y! R4 X( L# v: q; g6 O  T

" j9 K9 |, E7 J) M, Y0 K4 {  八、焊盘重叠
% J0 e4 b2 g; n2 o! G2 M1 s  在钻孔工序会因为在一处多次钻孔导致断钻头,导致孔损伤。多层板中两个孔重叠,绘出底片后表现为隔离盘,造成报废。
% E* J0 |8 A7 [( I- u
/ v4 R( s: v% v; @/ O  九、设计中填充块太多或填充块用极细线填充+ k- A4 G- M5 C
  产生光绘数据有丢失现象,光绘数据不完全。因填充块在光绘数据处理时是用线一条一条去画,因此产生光绘数据量相当大,增加了数据处理难度。2 k" \6 e9 A- }+ ~3 k3 |1 X

% k, Q+ v2 F0 E2 n' z' J  十、图形层滥用' r- `) Z% |  x3 c% d( o
  在一些图形层上做了一些无用连线,本来是四层板却设计了五层以上线路,使造成误解。 违反常规性设计。设计时应保持图形层完整和清晰。
7 A; u4 E1 f  F) S* Q
, b; U' w; |$ w3 w
以上是中信华PCB(www.zxhgroup.com)分享的PCB知识百科,希望对您有帮助!谢谢关注点赞!公众号:中信华集团
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表