电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1518|回复: 1
收起左侧

[作业已审核] AD75 吴官胜 SDRAM作业

[复制链接]

8

主题

38

帖子

294

积分

一级会员

Rank: 1

积分
294
发表于 2020-12-17 22:04:25 | 显示全部楼层 |阅读模式
学习心得:SDRAM芯片引脚分类
低八位数据组sdram_data_bus: D0~D7,LDQM
高八位数据组sdram_data_bus: D8~D15,HDQM
地址线,控制线,时钟线设为一组: sdram_addr_bus
1片SDRAM布局原则:
  • 点对点的对称式布局方式
  • SDRAM靠近BGA放置

       当中间无排阻时: 600-800mil
       当中间有排阻时: 800-1000mil(Bank中心距离)
  • 滤波电容靠近IC
2片SDRAM布局原则:
  • 相对于CPU对称式布局
  • PCB板卡设计时, 空间足够时,与CPU放在同一面,
  • PCB板卡设计时,空间不足时(在做核心板的时候)SDRAM顶底对贴
布线原则:
  • 阻抗:50欧
  • 数据线每9根尽量走在同一层(D0~D7,LDQM;D8~D15,HDQM),其中每组数据线+/-50mil,
  • 信号线的间距满足3W原则, 线之间的距离保持20mil以上或至少3W
  • 空间允许的情况下,应该在它们走线之间加一根地线进行隔离。地线宽度推荐为15-30mil
  • 地址线,控制线,时钟线一起等长误差范围+/-100mil




1片SDRAM的PCB设计.zip

1.08 MB, 下载次数: 5, 下载积分: 联盟币 -5

回复

使用道具 举报

发表于 2020-12-19 10:08:16 | 显示全部楼层
SDRAM模块已经评审完毕,请查看附件中的评审报告!

全能三期AD75吴官胜SDRAM模块评审报告20201219.docx

982.49 KB, 下载次数: 1, 下载积分: 联盟币 -5

回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表