电子产业一站式赋能平台

PCB联盟网

搜索
查看: 2431|回复: 1
收起左侧

[作业已审核] 钟磊-第七次作业-基于DM642 达芬奇4层板

[复制链接]

9

主题

53

帖子

389

积分

一级会员

Rank: 1

积分
389
发表于 2021-8-17 15:24:26 | 显示全部楼层 |阅读模式
布局:1.模块化布局,由于VGA和网口位置已固定,根据飞线放置BGA后将其他模块器件摆顺

2.优先放置SDRAM、FLASH模块,两片SDRAM 距离BGA BANK对称放置,距离控制在800mil左右,其次布局Flash模块其他器件,接着逆时针或顺时针布局其他模块

3.滤波电容优先靠近管脚放置,电源采取L型布局

布线:
1.优先布线SDRAM、FLASH,本次4层板只有两个走线层,共8组数据线,地址线、时钟线、使能线共一组采用菊花链拓扑结构,走线会非常密集,需预规划走线层数,那些线走top层、那些线走bottom层,避免走线冲突,然后采取多根拉线方式拉到附近位置,直连或打孔连接,忽略DRC保证连通性即可,后期统一修线,修线时每组数据线等长满足正负50mil,地址线、时钟线、使能线一组满足正负100mil,线距尽量满足3W规则,FLASH 485接口走线采用类差分
2.BGA出线需合理调整扇孔位置使其便于出线,晶振为敏感器件采取类差分走线,同时进行包地处理,视频输入和VGA靠近板边走线稍微加粗到10mil左右
3.网口布线有两对差分线,设置线宽4.1mil/线距8.5mil满足100om阻抗要求,变压器到RJ45走线除差分线均加粗到20mil,变压器每一层均做挖空处理,防止干扰到其他信号

DEMO DM642开发板.tar

11.77 MB, 下载次数: 483, 下载积分: 联盟币 -5

回复

使用道具 举报

发表于 2021-8-18 10:19:15 | 显示全部楼层
1

AD全能七期钟磊DM642评审报告.doc

587.16 KB, 下载次数: 11, 下载积分: 联盟币 -5

回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表