|
刚开始接触zynq的sdk部分,之前一直在做FPGA部分,PL端外设资源不够用了,是否能够用PS端的Pmod做两个uart接口把PL端的数据发送出去?下面是板子的实物图。
1 [3 M. N: t$ q( G( W; `7 m1 {; S& T( c- L0 O. Z6 |
. ]# ~/ [' i" Q( H+ o
左右两个拓展口要接两块adc,还需要用这个板子实现两个串口控制器件的控制。Pmod是ps—mio 7-15
0 s9 F) h) S2 g3 t3 D E3 u
, h, x4 e; [! Z/ K7 f" l9 \! r7 g9 _3 s/ W- k5 F/ |' J5 c7 f$ ^) U
0 }' I7 V% @: l/ e6 N' bzynq这里配置是可以选上的,但是我跟着网上有些例程,把pl端数据产生打包成ip核,pl端接线如下,3 r6 B: n ^3 y
- Q9 v: B: p- U5 q# D- G' l7 q
9 f5 N$ G) g/ ~6 v& u2 _
9 Z2 a4 T7 Q8 N: P2 |& J然后再加上sdk部分编程,这种pl数据用ps端pmod接口做俩uart接口发送的方法是否可行?有没有大佬解答一下,或者有类似的demo? |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|