|
pcb设计过程中,由于平面的分割,可能会导致信号参考面不连续,对于低速信号,可能没什么关系,而在高速数字系统中,高速信号以参考面作返回路径,即回流路径,如果参考平面不连续,信号跨分割,就会带来诸多的问题,如EMI、串扰、阻抗不连续等问题。这种情况下,需要对分割进行缝补,为信号提供较短的回流通路。常见的处理方式有添加缝补电容和跨线桥接。
8 `8 }* l8 n+ E3 l 缝补电容(Stiching Capacitor)通常在信号跨分割处摆放一个0402或者0603封装的瓷片电容,电容的容值在0.01uF或者是0.1 uF,如果空间允许,可以多添加几个这样的电容,同时尽量保证信号线在缝补电容200mil范围内,距离越小越好;而电容两端的网络分别对应信号穿过的参考平面的网络,见图一中电容两端连接的网络,两种颜色高亮的两种不同网络
4 \9 I. f2 t7 O; A$ j- C3 t5 I
7 s% x* O3 n5 ^1 G# n- R: R0 J/ B3 v4 i1 V9 Z4 M- N2 T4 [5 K5 u- F
: x) R" Q, ~: K2 F# q" |跨线桥接:常见的就是在信号层对跨分割的信号进行“包地处理”,也可能包的是其他网络的信号线,这个个‘“包地”线尽2 J0 R, O. J" D* c
* |8 \6 e- p; t$ ?: v0 L
$ Y, M+ `+ ?0 b; d, _
8 u4 S8 @1 z) P5 Y* x- n2 S. [# j5 m( {9 p" i& N2 B8 g; z
m$ {1 Y5 X/ E+ ?
% S( o9 s4 X G* a9 a7 Q3 b" L% q5 O- P: G$ R5 g, c
- N! r( s( `) x [7 c+ l) e( g) f S4 J) C% x
4 G% u7 K! s% O4 X |
本帖子中包含更多资源
您需要 登录 才可以下载或查看,没有账号?立即注册
x
|