电子产业一站式赋能平台

PCB联盟网

搜索
查看: 3458|回复: 3
收起左侧

[作业已审核] 孙灵杰-第20次作业-1片SDRAM模块设计

[复制链接]

26

主题

284

帖子

1681

积分

三级会员

Rank: 3Rank: 3

积分
1681
发表于 2022-10-16 19:20:57 | 显示全部楼层 |阅读模式
本帖最后由 cesc 于 2022-10-19 10:13 编辑

作业心得:通过本次1片SDRAM常用存储器的学习,对存储器模块有了一定的认识,常见的存储器有FLASH、SSDRAM、DDR等;其中SDRAM的布局要求是点对点的对称布局,SDRAM靠近主控放置,有排阻可以放远一点800mil-1000mil,无排阻600mil-800mil;滤波电容靠近IC管脚放置;布线特性阻抗控制50ohm;数据线每一组走同一层(D0-D7,LDQM;D8-D15,HDQM);信号线之前保持3w原则,各组之间保持20mil间距或3w原则,空间允许可以采用地线进行隔离;数据分组:低八位数据D0-D7、LDQM;高八位D8-D15,HDQM;第三组则是控制线、地址线、时钟线为一组;等长规则高低八位数据线都是50mil误差,地址组为100误差;在模块设计过程中,主要是IC与模块的连通性中,遇到了比较难接通的情况,需要进行不同方式的扇孔来连接;
作业: 1片SDRA_PCB设计.rar (118.21 KB, 下载次数: 3)
回复

使用道具 举报

585

主题

7607

帖子

3万

积分

联合创始人

Rank: 3Rank: 3

积分
36948

最佳新人

发表于 2022-10-19 10:11:54 | 显示全部楼层
这些要打过孔,不然怎么联通到电源平面
+08:00C133联盟网6843.png
该会员没有填写今日想说内容.
回复 支持 反对

使用道具 举报

585

主题

7607

帖子

3万

积分

联合创始人

Rank: 3Rank: 3

积分
36948

最佳新人

发表于 2022-10-19 10:13:19 | 显示全部楼层
SDRAM走线要满足3w间距
+08:00C134联盟网7929.png
该会员没有填写今日想说内容.
回复 支持 反对

使用道具 举报

585

主题

7607

帖子

3万

积分

联合创始人

Rank: 3Rank: 3

积分
36948

最佳新人

发表于 2022-10-19 10:13:32 | 显示全部楼层
其它没问题
该会员没有填写今日想说内容.
回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表