电子产业一站式赋能平台

PCB联盟网

搜索
查看: 277|回复: 1
收起左侧

[作业已审核] 金洲梁 第四次作业usb模块设计

[复制链接]

25

主题

105

帖子

783

积分

二级会员

Rank: 2

积分
783
发表于 2024-2-1 22:39:36 | 显示全部楼层 |阅读模式
usb2.0:


1.USB要走差分,阻抗控制为90欧姆,并包地处理,总长度最好不要超过1800mil.

2.USB差分走线在走线的时候,尽可以有的减少换层过孔

3.线长匹配,长度差通常控制在5mil以内


usb3.0

1.尽可能缩短走线长度,优先考虑对高速USB差分的布线,尽可能的减少在USB信号线上的过孔数和拐角

2.尽可能的将高速信号走在同一层里

typec

1.Type-Ce 有RX/TX1-2四组差分信号,两组D+/D-差分信号 ,一共六对差分线,差分信号线要求至少紧邻一个地平面,两侧都紧邻地平面最好


2.保证差分线的的线问距在走线过程中的一到致性,差分线要尽量等长,如果两根线长度相差大时,可以绘制蛇行线增加短线长度。

3.CC1/CC2是两个关键引脚,作用很多:探测连接,区分正反面,区分DFP和UFP,也就是主从配置Vbus,走线时面要加粗处理

USB_2_0.brd

1.08 MB, 下载次数: 1, 下载积分: 联盟币 -5

USB3_0_TYPE_C.brd

1.58 MB, 下载次数: 1, 下载积分: 联盟币 -5

回复

使用道具 举报

发表于 2024-2-18 17:56:58 | 显示全部楼层
2.0没什么问题

3.0差分对内没等长

有飞线没连接

差分走到过孔上了

高速差分没有单独包地处理


回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表