电子产业一站式赋能平台

PCB联盟网

搜索
查看: 231|回复: 2
收起左侧

[作业已审核] 陈文堃-第7次作业-SD\TF 卡PCB设计

[复制链接]

9

主题

41

帖子

288

积分

一级会员

Rank: 1

积分
288
发表于 2024-8-1 14:23:42 | 显示全部楼层 |阅读模式
SD\TF 卡pcb设计要点:
  1.整组线一起走线,特别注意时钟信号的处理,在满足 3W 线宽时,可以不做包地处理;在不满足3W线宽时,对时钟信号做单独的包地处理,其他信号做整组包地处理;
  2.没有差分线,但整组线之间,做等长处理,误差控制在300mil;
  3.ESD器件的放置在SD卡附件,注意打孔位置,走线要先经过ESD器件后再进入SD卡座子,确保ESD起到防静电作用;
  4.滤波电容的摆放位置和打孔位置,要确保起到滤波作用,且滤波电容摆放遵循先大后小的原则;
  5.贴片器件的第太拉线,打孔,不仅仅只是铺铜连接。

SD_0801.brd

1.23 MB, 下载次数: 1, 下载积分: 联盟币 -5

回复

使用道具 举报

585

主题

7578

帖子

3万

积分

联合创始人

Rank: 3Rank: 3

积分
36798

最佳新人

发表于 2024-8-2 11:50:13 | 显示全部楼层
走线的间距过近,要满足3W规范

截图202408021150107461.png
该会员没有填写今日想说内容.
回复 支持 反对

使用道具 举报

585

主题

7578

帖子

3万

积分

联合创始人

Rank: 3Rank: 3

积分
36798

最佳新人

发表于 2024-8-2 11:50:28 | 显示全部楼层
CLK信号进行包地处理
该会员没有填写今日想说内容.
回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表