bfnjr433v0m64011329349.gif
: x4 L8 p! z2 z4 }: N6 y' t% i* H点击上方名片关注了解更多. L/ o* c# X/ P5 g; f/ A: L
& _) |/ W6 Y# U# q) I+ o; q0 ~& D6 Y/ [% p, S
7 Y! `" o4 o3 I' k: O! `$ t
大家好,我是王工。( W9 u' T$ s, G
8 U& m# m t: @6 M4 e0 c/ y这是微信上一个兄弟找的我,说他电路调试时有问题,问我有没有可以解决的办法。下面是部分聊天截图。! [2 y& v/ u( A* J6 E3 @& x. R
iih5pebahzl64011329449.jpg
6 |2 M; j+ E8 X6 r
* O6 v) y( d' m% `. V
通过交谈,我把他的需求梳理了一下:& b0 H+ n" @1 K$ q, o1 d
设备有两组供电电源,一组是主电源,另一组是辅助电源。/ _; Y* Q. T s) K
主电源和辅助电源同时供电,优先使用主电源,当主电源断电后,辅助电源无缝衔接给设备供电。
; r2 W9 y4 o4 o! Q9 J然后呢,网上有一个推荐电路如下图:这个电路是怎么工作的呢?
( L+ o- Q6 l) ~0 d1 O8 n3 }% o: T
dpj01kwncbr64011329549.png
/ `: g6 J% _) v7 n7 S& o: K
电路分析:
0 q% z) [* t9 D9 w& a0 H9 z1、当主电源Vin1为3.3V时,Q1的NMOS导通,然后Q3 PMOS的栅极被拉低, Q3 导通,Q2 MOS管关闭,外部电源Vin2断开,VOUT由Vin1进行供电。2、当主电源Vin1断开,Q1 NMOS截止,Q2 PMOS的栅极通过R1下拉,Q2导通,Q3 PMOS的栅极通过R2上拉,Q3截止。VOUT由外部电源Vin2供电。
4 w( Z Q) t* a8 v- ~& O6 h通过分析看来,好像电路没什么问题,主备切换可行。但是在实际调试过程中发现主电源在下降的过程中,Q1和Q3不能及时断开,导致Q2只能通过体二极管导通,有0.5V的压降。Q3不能完全关断,而Q2就开始导通,外电源通过Q2、Q3形成通路,进一步阻止主电源的降低。相当于Q2永远不能导通,一直都是体二极管在导通。这就很严重了,相当于MOS管Q2一直没工作,整个电路就没啥用。
5 B4 Y o; M" [/ A: f. l+ l问题出来了,那是什么原因导致的呢?其实就是主电源在下降的过程中Q1,Q3没有及时关断导致出现一系列问题,那是什么原因导致这两个管子关闭这么慢呢?两种可能:
2 n# X+ a p) l2 Q9 S/ C8 D1、主电源本身掉电比较慢,从而引起管子慢关断;0 `% z$ ]# s% F7 \
2、MOS管选型不对,Ciss寄生电容太大(感觉又不大可能,现在管子寄生电容都做的很小,应该影响不大)。8 r- j2 z @- ^0 H3 Y$ H& P
至于怎么优化电路,两种方法:
3 i& A5 w+ M& }4 @" s7 e1、让主电源快速掉电;(怎么做到?)* K/ H8 |( `' C2 f$ w2 B
2、让辅助电源慢速上电。(很难,而且不太好)# W2 V8 `$ h5 c7 `; u
1 o4 k, f7 c! s这个例子也给大家提个醒:网上的电路不能随便拿来用,自己最好先验证一下再用。
1 c" k$ i0 r, Q" R最后,这位兄弟板子已经打回来了,各位有比较好的优化建议,或者更好的电路分享,可以留言或加扫下方二维码,加微信告诉我,谢谢大家。
, e! B8 M8 L2 c7 R
4zgkdxu4hvz64011329649.jpg
) @& f' ], ?. i, x% j
kzw5iugpksb64011329749.jpg
8 [' d1 D* X0 l1 A8 W
声明:* \" K+ i8 @; U- y& A. U# k
声明:本号对所有原创、转载文章的陈述与观点均保持中立,推送文章仅供读者学习和交流。文章、图片等版权归原作者享有,如有侵权,联系删除。投稿/招聘/推广/宣传/技术咨询 请加微信:woniu26a推荐阅读▼
$ v4 i- @5 i/ @6 p, D电路设计-电路分析" I+ ^; L: Q% L( Y( W' e; }) N& K
emc相关文章
. n9 F+ ^- c, i4 ?电子元器件
' i8 T% m/ e, K6 B d$ f: E; ^) _后台回复“加群”,管理员拉你加入同行技术交流群。 |