ebrx0zaq2ug64011331156.gif
8 v' n8 c$ L: k2 s点击上方名片关注了解更多! [. e! t, z# S% M' r1 r) i" W
- Q# @7 C0 \; R* W& i9 C8 U1 R# u9 \, F. [4 {% X, n1 L* e: [
emc是一个棘手的问题,下面这个文章一定值得你看,从源头解决问题才是真正的解决问题。2 G3 z" J8 C( x) |1 _
atgcqf3flup64011331256.png
- O' K0 G' j: K7 J0 T1 U0 O- S' W首先看定义,定义主要按照问题性质,分为电源、时钟CLK问题、地不平衡问题。
6 j/ P a; l- H: w& a, x: |; g
yzmdm0fdcjh64011331356.png
N6 k2 S6 w/ r+ { k$ T0 D! V再看原因分析:" w2 W( |9 |$ @( d% x3 B
nbdehar3kib64011331456.jpg
; z5 l6 P( p5 z2 K3 K& T针对三种问题,小编都有举例分析。' A+ G& ]+ M9 d* s
先看电源问题:7 `2 \+ @) ^3 E7 }
1、排查手段2 d% v. Z: v3 p$ \* Z& f) D6 k
42zpwwq1ibm64011331557.jpg
% W* d u1 \$ ]& Q
2、问题分析! B! j0 p4 n* b6 s; T
pu3lmd2i1qo64011331657.jpg
2 k" T$ x* W' C( h, `
一般电源问题为DC-DC电路器件(DC-DC芯片、电感、二极管)选型问题:
" C! q/ ~7 i7 P- M+ v3 Q6 H
00ss3mvmi2e64011331757.jpg
0 `3 d+ q# a. y& D9 m# x一般电源问题为DC-DC PCB部分设计不合理问题:: r2 F. x" ^6 S* m- A- u
zmuduqvmx4564011331857.png
- ]* A( _+ b/ ~9 u8 G' R3、根源" h( u0 `- ?) p0 b, d
mx0awfrmnbr64011331957.jpg
% [4 |6 L: ^1 d' o' Y* J
再看时钟问题:
0 {# G2 F8 C. j5 _& c
rhvnuu5owuq64011332057.jpg
; E2 B2 i0 `) Q解决思路中的传统方案传统手段:
0 {$ e" C" T1 v6 A
dyvpucp5tav64011332157.jpg
2 @1 Z4 A2 @5 V8 j. |! p硬件扩频:% V: X1 ?' {: {# z+ R
rtj4oenj32e64011332257.png
" }- f9 ^6 F8 i) w* ~ J6 E解决思路中的更换方案:
( D$ Q# r1 ]3 H+ J' Z' ]
srbix0zxfpi64011332357.jpg
7 ~$ @% o* X' h+ m5 O
地不平衡问题:
( d7 q* [1 _& k# s; m! @2 i. n& O
bdx2e3udybx64011332457.jpg
3 e# v' o" e: y* X& \% r
最后,分析思路:+ f% x1 I/ a% [% V6 q) m" a* t
gkl3zdbrfzw64011332557.jpg
: g9 x' V$ I5 c3 c
EMC三大规律
% p# |+ ]+ @' e" ~
% q5 [4 J$ M. {! [$ }$ g规律一:EMC费效比关系规律,EMC问题越早考虑、越早解决,费用越小、效果越好。在新产品研发阶段就进行EMC设计,比等到产品EMC测试不合格再进行改进,费用可以大大的节省,效率可以大大提高;反之,效率就会大大降低,费用就会大大增加。经验告诉我们,在功能设计的同时进行EMC设计,到样板、样机完成则通过EMC测试,是最省时间和最有经济效益的。相反,产品研发阶段不考虑EMC,投产以后发现EMC不合格才进行改进,非但技术上带来很大难度、而且返工必然带来费用和时间的大大浪费,甚至由于涉及到结构设计、pcb设计的缺陷,无法实施改进措施,导致产品不能上市。2 B2 t3 ]) p. q0 D5 T8 J
规律二:高频电流环路面积S越大,EMI辐射越严重。高频信号电流流经电感最小的路径。当频率较高时,一般走线电抗大于电阻,连线对高频信号就是电感,串联电感引起辐射。电磁辐射大多是EUT被测设备上的高频电流环路产生的,最恶劣的情况就是开路之天线形式。对应处理方法就是减少、减短连线,减小高频电流回路面积,尽量消除任何非正常工作需要的天线,如不连续的布线或有天线效应之元器件过长的插脚。减少辐射骚扰或提高射频辐射抗干扰能力的最重要任务之一,就是想方设法减小高频电流环路面积S。规律三:环路电流频率越高,引起的EMI辐射越严重,电磁辐射场强随电流频率的平方成正比增大。减少辐射骚扰或提高射频辐射抗干扰能力的最重要途径之二,就是想方设法减小骚扰源高频电流频率,即减小骚扰电磁波的频率。1 B. C/ y; ]5 B- H2 r8 }
本文以下内容,就是利用以上三个规律,倡导趁早考虑EMC问题,介绍EMC设计和EMC问题改进。改进EMC问题,如同诊治疾病。如果产品没有通过EMC测试,我们从测量结果中,只能知道哪些频率点“超标”了,而这些频率的电磁干扰是从哪里出来的,往往是工程师门最不容易发现、最难解决的问题。产品EMC问题,说难亦难,说易亦易。改进EMC问题,首先,根据EMI产生的途径和机理,也就是EMC问题产生的要素,针对EUT(被测试样品)的电路原理,先作一些判断,比如IT类设备和AV音视频类设备引起EMC问题的原因或者内部骚扰源是什么,先进行推断,再结合测试项目测试图透过现象看本质,分析超差原因,把骚扰源搞清楚,把骚扰途径摸透彻,以便有的放矢。分析超差原因,可使用高频示波器或频谱分析仪加上 场探头验证分析结果,从频域到时域,再从频域到时域,分析、寻找产生EMC问题的对应电路和器件。
3 h2 J% d/ p! ]! N1 P( BEMC 问题三要素开关电源及数字设备由于脉冲电流和电压具有很丰富的高频谐波,因此会产生很强的辐射。电磁干扰包括辐射型(高频)EMI、传导型(低频)EMI,即产生EMC问题主要通过两个途径:一个是空间电磁波干扰的形式;另一个是通过传导的形式,换句话说,产生EMC问题的三个要素是:电磁干扰源、耦合途径、敏感设备。辐射干扰主要通过壳体和连接线,以电磁波形式污染空间电磁环境;传导干扰是通过电源线骚扰公共电网或通过其他端子(如:射频端子,输入端子)影响相连接的设备。传导、辐射、骚扰源------(途径)------ 敏感受体近场耦合IT、AV设备可能的骚扰源。1、FM接收机、TV接收机本机振荡,基波及谐波由高频头、本机振荡电路产生。2、开关电源的开关脉冲及高次谐波,同步信号方波及高频谐波,行扫描显像电路产生的行、场信号及高频谐波。3、数字电路工作需要的各种时钟信号及高频谐波、以及它们的组合,各种时钟如CPU芯片工作时钟、MPEG解码器工作时钟、视频同步时钟(27MHz、16.9344MHz、40.5MHz)等。4、数字信号方波及高频谐波,晶振产生的高次谐波,非线性电路现象(非线性失真、互调、饱和失真、截止失真)等引起的无用信号、杂散信号。5、非正弦波波形,波形毛剌、过冲、振铃,电路设计存在的寄生频率点。6、对于敏感受体通过耦合途径接受的外部骚扰包括浪涌、快速脉冲群、静电、电压跌落、电压变化和各种电磁场。, `5 d5 [4 r8 ~ p
w3wg2aaherd64011332657.jpg
* Y, n) n7 J( ?* J M8 n) Q& }
zvavx1y2zvw64011332757.jpg
6 F; P+ j! }2 T/ a# o# z
声明:
1 Z" t0 S: l# E. J. e- e( {4 ]声明:文章整理于网络。本号对所有原创、转载文章的陈述与观点均保持中立,推送文章仅供读者学习和交流。文章、图片等版权归原作者享有,如有侵权,联系删除。投稿/招聘/推广/宣传 请加微信:woniu26a推荐阅读▼4 P8 e( q. T9 v7 |
电路设计-电路分析1 L- a( U7 o' P3 J: i
EMC相关文章
/ ?! R4 @9 q$ G! T9 {. a( `7 [( H. U电子元器件
* g, A- [& F W0 ~' x3 M* }后台回复“加群”,管理员拉你加入同行技术交流群。 |