1ni1h35hhrf6403445140.gif
2 n: O, d+ f1 T& m; h( c
点击上方名片关注了解更多$ L! _6 X& {( K: Q# _" K
9 d2 o3 a' t& e' b" r6 D
% K/ A/ I x& d
% K3 {; \( s( R. o4 N: t大家好,我是王工。
/ B( M1 H- [8 ^1 N9 ~7 e
! j O# j5 h8 @+ |这是微信上一个兄弟找的我,说他电路调试时有问题,问我有没有可以解决的办法。下面是部分聊天截图。
' N% B3 g- G& J; }7 y: \! t% u
sy5nyptuqmf6403445240.jpg
/ e: ?& W& q, P+ Q- v/ [: n
' e) T5 E6 h6 a7 _" P% s8 P通过交谈,我把他的需求梳理了一下:6 U2 W% N& _. b" P- {- r4 m
设备有两组供电电源,一组是主电源,另一组是辅助电源。& j, m( I, s8 G( e
主电源和辅助电源同时供电,优先使用主电源,当主电源断电后,辅助电源无缝衔接给设备供电。3 }# r" W; \8 P$ f/ p
然后呢,网上有一个推荐电路如下图:这个电路是怎么工作的呢?% T( Y7 X4 o8 A
5uzcnexhdgu6403445340.png
( r: z: {2 _0 C2 k6 c! [& ^7 @
电路分析:1 G$ p+ `5 R: A: I" F0 ~* v
1、当主电源Vin1为3.3V时,Q1的NMOS导通,然后Q3 PMOS的栅极被拉低, Q3 导通,Q2 MOS管关闭,外部电源Vin2断开,VOUT由Vin1进行供电。2、当主电源Vin1断开,Q1 NMOS截止,Q2 PMOS的栅极通过R1下拉,Q2导通,Q3 PMOS的栅极通过R2上拉,Q3截止。VOUT由外部电源Vin2供电。
) s) u4 b( \: Z r9 h/ @通过分析看来,好像电路没什么问题,主备切换可行。但是在实际调试过程中发现主电源在下降的过程中,Q1和Q3不能及时断开,导致Q2只能通过体二极管导通,有0.5V的压降。Q3不能完全关断,而Q2就开始导通,外电源通过Q2、Q3形成通路,进一步阻止主电源的降低。相当于Q2永远不能导通,一直都是体二极管在导通。这就很严重了,相当于MOS管Q2一直没工作,整个电路就没啥用。
8 m: z) U* U8 ^问题出来了,那是什么原因导致的呢?其实就是主电源在下降的过程中Q1,Q3没有及时关断导致出现一系列问题,那是什么原因导致这两个管子关闭这么慢呢?两种可能:- F3 N8 r) n ~
1、主电源本身掉电比较慢,从而引起管子慢关断;
% A- _( D/ I6 |2、MOS管选型不对,Ciss寄生电容太大(感觉又不大可能,现在管子寄生电容都做的很小,应该影响不大)。* B0 K0 g2 `, _5 `
至于怎么优化电路,两种方法:- x' H. B8 I! `
1、让主电源快速掉电;(怎么做到?)* \5 g' {+ A% Y; J- m( {7 F2 e
2、让辅助电源慢速上电。(很难,而且不太好)" t2 t1 u$ C. y& Q0 R
" W. a% b% F( u, o2 o N
这个例子也给大家提个醒:网上的电路不能随便拿来用,自己最好先验证一下再用。9 g# @) d7 e f( Y
最后,这位兄弟板子已经打回来了,各位有比较好的优化建议,或者更好的电路分享,可以留言或加扫下方二维码,加微信告诉我,谢谢大家。
2 Z- i8 T* J, T+ t- {0 U
jesc1awjjw06403445440.jpg
) l$ M6 U7 m0 K: s8 n
qjdiiezf1bd6403445540.jpg
* E7 v- O0 ~. y( o声明:. l# e% D3 i) ]3 w9 `% K
声明:本号对所有原创、转载文章的陈述与观点均保持中立,推送文章仅供读者学习和交流。文章、图片等版权归原作者享有,如有侵权,联系删除。投稿/招聘/推广/宣传/技术咨询 请加微信:woniu26a推荐阅读▼
3 ], J0 L. d1 T+ O, G$ ?电路设计-电路分析7 [0 _* F9 o8 G$ o2 q6 g9 C
emc相关文章
) `5 }& K- R/ e# Y. @电子元器件( X. t* l* d& [4 H' ]
后台回复“加群”,管理员拉你加入同行技术交流群。 |