电子产业一站式赋能平台

PCB联盟网

搜索
查看: 5757|回复: 10
收起左侧

在高速(>100MHz)高密度PCB设计中的技巧?

[复制链接]

22

主题

45

帖子

333

积分

一级会员

Rank: 1

积分
333
发表于 2017-8-29 14:22:29 | 显示全部楼层 |阅读模式
在电路板尺寸固定的情况下,如果设计中需要容纳更多的功能,就往往需要提高PCB的走线密度,但是这样有可能导致走线的相互干扰增强,同时走线过细也使阻抗无法降低。在设计高速高密度PCB时CAM代工优客板需注意串扰(crosstalkinterference),因为它对时序(timing)与信号完整性(signalintegrity)有很大的影响。以下提供几个注意的地方:
( z! O. W9 U7 {" h1、控制走线特性阻抗的连续与匹配。
0 G; L5 ^( E3 f0 L. G& e" M2、走线间距的大小。一般常看到的间距为两倍线宽。可以透过仿真来知道走线间距对时序及信号完整性的影响,找出可容忍的最小间距。不同芯片信号的结果可能不同。选择适当的端接方式。避免上下相邻两层的走线方向相同,甚至有走线正好上下重叠在一起,因为这种串扰比同层相邻走线的情形还大。% t- h2 V1 g+ n6 _' d' B/ \
3、利用盲埋孔(blind/buriedvia)来增加走线面积。但是PCB板的制作成本会增加。在实际执行时确实很难达到完全平行与等长,不过还是要尽量做到。
+ o% w5 |5 b  |9 ?/ V+ w. X. |4、可以预留差分端接和共模端接,以缓和对时序与信号完整性的影响。
# C, L& g& W  l0 P- t% s& E
回复

使用道具 举报

发表于 2017-12-18 16:46:44 | 显示全部楼层
很给力的资料,感谢楼主的分享
回复 支持 反对

使用道具 举报

3

主题

74

帖子

-577

积分

限制会员

积分
-577
发表于 2018-12-9 21:52:23 | 显示全部楼层
支持~~很不错的资料,回复一个获取下载币
回复 支持 反对

使用道具 举报

0

主题

78

帖子

78

积分

一级会员

Rank: 1

积分
78
发表于 2018-12-10 06:46:12 | 显示全部楼层
~~~~~~~~~~~~~~
回复 支持 反对

使用道具 举报

1

主题

70

帖子

98

积分

一级会员

Rank: 1

积分
98
发表于 2018-12-11 17:22:37 | 显示全部楼层
山无棱天地合才敢与君绝 哈哈
回复 支持 反对

使用道具 举报

1

主题

64

帖子

64

积分

一级会员

Rank: 1

积分
64
发表于 2018-12-11 18:33:35 | 显示全部楼层
正好需要,感谢分享 赞...
回复 支持 反对

使用道具 举报

0

主题

6122

帖子

2万

积分

凡亿读者

积分
20610
发表于 2018-12-11 20:09:13 | 显示全部楼层
谢谢分享在高速(>100MHz)高密度PCB设计中的技巧
回复 支持 反对

使用道具 举报

600

主题

954

帖子

5061

积分

四级会员

Rank: 4

积分
5061
发表于 2018-12-11 20:09:14 | 显示全部楼层
不知道是不是我要的 先下载了
回复 支持 反对

使用道具 举报

3

主题

74

帖子

-577

积分

限制会员

积分
-577
发表于 2018-12-16 13:59:14 | 显示全部楼层
下载了,.....
回复 支持 反对

使用道具 举报

Axf

0

主题

43

帖子

163

积分

一级会员

Rank: 1

积分
163
发表于 2023-10-8 18:06:50 | 显示全部楼层
感谢分享!!!!!
" e( y( ?. S9 ?! c
回复 支持 反对

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表