电子产业一站式赋能平台

PCB联盟网

搜索
查看: 245|回复: 0
收起左侧

Flash工作频率与Dummy Cycle是怎样的联系?

[复制链接]

355

主题

360

帖子

2831

积分

三级会员

Rank: 3Rank: 3

积分
2831
发表于 2021-4-17 08:51:00 | 显示全部楼层 |阅读模式
大家好,我是痞子衡,是正经搞技术的痞子。今天痞子衡给大家介绍的是Flash工作频率与Dummy Cycle的联系
1 @4 ~3 p7 j/ o# g上一篇文章 《从头开始认识i.MXRT启动头FDCB里的lookupTable》,痞子衡带大家从头梳理了下i.MXRT下启动头FDCB里lookupTable的设计与实现细节,在这个过程中也简单跟大家介绍了串行NOR Flash的工作模式(主要是Fast Read Quad I/O),今天痞子衡在FDCB设置范畴下跟大家再进一步地探讨Flash工作频率与Dummy Cycle设置问题。. ?( j7 ?. f, Q1 i. o
一、引入Flash工作频率与Dummy Cycle对应关系问题今天我们以i.MXRT1170-EVK上的板载Flash为例,其具体型号为IS25WP128-JBLE,在Flash数据手册特性介绍里可以看到这颗Flash最高可以运行在133MHz频率下(SDR模式),并且其Dummy Cycle也是可选的,那么Dummy Cycle是不是可以任意配呢?答案既是也不是,痞子衡先卖个关子。
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表