|

本帖最后由 cesc 于 2017-9-25 16:26 编辑
* W9 X2 i# E1 e7 F6 G' D7 m. t8 ^% a K7 e( B, n0 s% d+ _
1、如何选择PCB 板材料?# M- F! r' a6 j% [
对于选择PCB板材,必须在满足设计需求和可量产性以及成本的中间取得平衡点。设计需求包含电气和机构这两个部分。而通常在设计非常高速的 PCB 板子(大于 GHz 的频率)时,这材质问题会比较重要。例如,现在常用的FR-4 材质中,在几个GHz 的频率时的介质损耗(dielectric loss)会对信号衰减有很大的影响,可能就不适用。而就电气来说,要注意介电常数(dielectric constant)和介质损在所设计的频率是否合用。9 S6 S4 S0 Q* h" s/ T
2、如何避免高频的干扰?- K8 S. `4 O1 K2 j/ Y, a" w5 _6 N0 v! J
避免高频干扰的基本思路为尽量降低高频信号电磁场的干扰,也就所谓的串扰(Crosstalk)。可用拉大高速信号以及模拟信号之间的距离,或者加 ground guard/shunt traces 在模拟信号旁边。还必须注意数字地对模拟地的噪声干扰。3 Z0 h3 K; O2 s8 b& x
3、在高速设计中,如何去解决信号的完整性问题?
& Q4 ^$ g) C, E/ F6 _ ` 信号完整性基本上为阻抗匹配的问题。而影响阻抗匹配的因素有信号源的架构以及输出阻抗(outputimpedance),走线的特性阻抗,负载端的特性,走线的拓朴(topology)架构等。解决的方式为靠端接(termination)与调整走线的拓朴。, n) a4 S9 U. R) A8 P) H& R
! K8 y5 u* g6 _; {& \5 f& G9 C3 T
4、那差分布线方式是如何实现的?
' F1 S8 g) ^! V* `5 c. |7 | 差分对的布线有两点要注意的,一为两条线的长度要尽量一样长,二是两线的间距(此间距由差分阻抗决定)要一直保持不变,也就是要保持平行。平行的方式有两种,一是两条线走在同一走线层(side-by-side),二为两条线走在上下相邻两层(over-under)。一般以前者 side-by-side(并排, 并肩) 实现的方式比较多。
M8 L7 u6 I) c+ e% N! h) k5 _7 ?& j% w8 J' g
5、对于只有一个输出端的时钟信号线,是如何实现差分布线的?" ?" }/ w+ }7 n" ~# D
要用差分布线时,一定是信号源和接收端也都是差分信号才有意义。故对只有一个输出端的时钟信号是无法使用差分布线的。% o% h) \+ v. _2 n6 E$ u
0 W2 {1 p- n5 D! k3 H$ u. C6 j
6、接收端差分线对之间可否加一匹配电阻?
' Z% n* M# w9 W' E 接收端差分线对间的匹配电阻通常是会加的, 其值应该等于差分阻抗的值。这样信号质量才会好些。6 \& P( b' T! o# R
& n. l a$ Q2 V6 T
7、为何差分对的布线要靠近并且平行?. ^+ s; U& N1 |7 X6 }
对差分对的布线方式是要适当的靠近且平行。所谓适当的靠近即因为这间距是会影响到差分阻抗(differential impedance)的值,而此值是设计差分对的重要参数。需要平行也是因为要保持差分阻抗的一致性。若两线忽远忽近, 差分阻抗就会不一致, 就会影响信号完整性(signal integrity)及时间延迟(timing delay)。
; B4 B# @/ Q* E6 l: \3 T" F- J9 J% S" r- [
8、如何处理实际布线中的一些理论冲突的问题?( u& D: k3 n* }: I/ ?- c1 r( R
基本上, 将模/数地分割隔离是对的。 要注意的是信号走线尽量不要跨过有分割的地方(moat), 还有不要让电源和信号的回流电流路径(returning current path)变太大。' w1 i8 G9 a- ~1 N A
晶振是模拟的正反馈振荡电路, 要有稳定的振荡信号, 必须满足loop gain 与 phase 的规范, 而这模拟信号的振荡规范很容易受到干扰, 即使加 ground guard traces 可能也无法完全隔离干扰。而且离的太远,地平面上的噪声也会影响正反馈振荡电路。 所以, 一定要将晶振和芯片的距离进可能靠近。
$ H+ i0 G7 D F- H" w# B 确实高速布线与 EMI 的要求有很多冲突。但基本原则是因 EMI 所加的电阻电容或 ferrite bead, 不能造成信号的一些电气特性不符合规范。 所以, 最好先用安排走线和 PCB 迭层的技巧来解决或减少 EMI的问题, 如高速信号走内层。最后才用电阻电容或 ferrite bead 的方式, 以降低对信号的伤害。 F5 l2 j) m; Y# @9 E
8 `; G# }# Q3 l& e
9、如何解决高速信号的手工布线和自动布线之间的矛盾?
- \3 w; Z4 w* Y( K1 g% E 现在较强的布线软件的自动布线器大部分都有设定约束条件来控制绕线方式及过孔数目。各家 EDA公司的绕线引擎能力和约束条件的设定项目有时相差甚远。 例如, 是否有足够的约束条件控制蛇行线(serpentine)蜿蜒的方式, 能否控制差分对的走线间距等。 这会影响到自动布线出来的走线方式是否能符合设计者的想法。 另外, 手动调整布线的难易也与绕线引擎的能力有绝对的关系。 例如, 走线的推挤能力,过孔的推挤能力, 甚至走线对敷铜的推挤能力等等。 所以, 选择一个绕线引擎能力强的布线器, 才是解决之道。
4 V9 u& ?- C& E! t' j& y) X( ^# K) o4 r R+ t# O) _4 _
10、关于 test coupon?
1 ^- ~: O6 }/ |+ O3 L7 [; \1 q6 g test coupon 是用来以 TDR (Time Domain Reflectometer) 测量所生产的 PCB 板的特性阻抗是否满足设计需求。 一般要控制的阻抗有单根线和差分对两种情况。 所以, test coupon 上的走线线宽和线距(有差分对时)要与所要控制的线一样。 最重要的是测量时接地点的位置。 为了减少接地引线(ground lead)的电感值, TDR 探棒(probe)接地的地方通常非常接近量信号的地方(probe tip), 所以, test coupon 上量测信号的点跟接地点的距离和方式要符合所用的探棒。
; @: [" O% T% n$ T0 c4 J$ h l( B: [2 S/ z3 Q+ c1 U( X& X
11、在高速 PCB 设计中,信号层的空白区域可以敷铜,而多个信号层的敷铜在接地和接电源上应如何分配?
. x) t0 O% j* g# s X* f9 u, I 一般在空白区域的敷铜绝大部分情况是接地。 只是在高速信号线旁敷铜时要注意敷铜与信号线的距离, 因为所敷的铜会降低一点走线的特性阻抗。也要注意不要影响到它层的特性阻抗, 例如在 dual strip line 的结构时。
/ L7 ^( Q: f: T, S$ v E% Y- u/ y0 a& N P
12、是否可以把电源平面上面的信号线使用微带线模型计算特性阻抗?电源和地平面之间的信号是否可以使用带状线模型计算?
1 E5 x7 E6 R+ ?2 \6 k" c 是的, 在计算特性阻抗时电源平面跟地平面都必须视为参考平面。 例如四层板: 顶层-电源层-地层-底层,这时顶层走线特性阻抗的模型是以电源平面为参考平面的微带线模型。' m! `* S+ G4 q G% ?7 i1 s
9 A3 H; k* {6 y2 Y2 Y13、在高密度印制板上通过软件自动产生测试点一般情况下能满足大批量生产的测试要求吗?
" V* Z, g9 c$ c8 ^' p# M) q, k+ | 一般软件自动产生测试点是否满足测试需求必须看对加测试点的规范是否符合测试机具的要求。另外,如果走线太密且加测试点的规范比较严,则有可能没办法自动对每段线都加上测试点,当然,需要手动补齐所要测试的地方。$ [6 D& _$ M+ X& @. P% A! M
2 [3 M: T4 u" `
14、添加测试点会不会影响高速信号的质量?
L7 n. h% c u- {4 D* o1 x0 ] 至于会不会影响信号质量就要看加测试点的方式和信号到底多快而定。基本上外加的测试点(不用在线既有的穿孔(via or DIP pin)当测试点)可能加在在线或是从在线拉一小段线出来。前者相当于是加上一个很小的电容在在线,后者则是多了一段分支。这两个情况都会对高速信号多多少少会有点影响,影响的程度就跟信号的频率速度和信号缘变化率(edge rate)有关。影响大小可透过仿真得知。原则上测试点越小越好(当然还要满足测试机具的要求)分支越短越好。7 E7 i2 j3 m0 Z3 |' u
$ Z* \* Z# S: I9 k; R3 z15、若干 PCB 组成系统,各板之间的地线应如何连接?: ]6 F, ~; ?" x* B! b2 Y$ I3 [& }
各个 PCB 板子相互连接之间的信号或电源在动作时,例如 A 板子有电源或信号送到 B 板子,一定会有等量的电流从地层流回到 A 板子 (此为 Kirchoff current law)。这地层上的电流会找阻抗最小的地方流回去。所以,在各个不管是电源或信号相互连接的接口处,分配给地层的管脚数不能太少,以降低阻抗,这样可以降低地层上的噪声。另外,也可以分析整个电流环路,尤其是电流较大的部分,调整地层或地线的接法,来控制电流的走法(例如,在某处制造低阻抗,让大部分的电流从这个地方走),降低对其它较敏感信号的影响。
0 G/ [( w, |& }1 ~- R- c" V' Z9 p
0 d/ p$ u4 _4 z1 e9 |; L: \5 |2 H16、能介绍一些国外关于高速 PCB 设计的技术书籍和数据吗?
) R1 J( T7 ]8 n5 M5 E: [ 现在高速数字电路的应用有通信网路和计算器等相关领域。在通信网路方面,PCB 板的工作频率已达 GHz 上下,叠层数就我所知有到 40 层之多。计算器相关应用也因为芯片的进步,无论是一般的 PC 或服务器(Server),板子上的最高工作频率也已经达到 400MHz (如 Rambus) 以上。因应这高速高密度走线需求,盲埋孔(blind/buried vias)、mircrovias 及 build-up 制程工艺的需求也渐渐越来越多。 这些设计需求都有厂商可大量生产。
; r9 u& Y5 d8 u1 A7 J( V1 y" n2 A2 f0 K# N7 t- @& T. s
17、两个常被参考的特性阻抗公式?* ^5 R5 w+ r% `, o$ s3 V, j
微带线(microstrip) Z={87/[sqrt(Er+1.41)]}ln[5.98H/(0.8W+T)] 其中,W 为线宽,T 为走线的铜皮厚度,H 为走线到参考平面的距离,Er 是 PCB 板材质的介电常数(dielectric constant)。此公式必须在0.1<(W/H)<2.0 及 1<(Er)<15 的情况才能应用。3 E4 u; n$ u9 {7 w- J, H
带状线(stripline) Z=[60/sqrt(Er)]ln{4H/[0.67π(T+0.8W)]} 其中,H 为两参考平面的距离,并且走线位于两参考平面的中间。此公式必须在 W/H<0.35 及 T/H<0.25 的情况才能应用。
, F4 f- ^- ?5 m) j2 M' V2 H+ @, m: B) X7 ]2 U: F
18、差分信号线中间可否加地线?
/ j+ Y8 d Z3 c$ q; m& t& H 差分信号中间一般是不能加地线。因为差分信号的应用原理最重要的一点便是利用差分信号间相互耦合(coupling)所带来的好处,如 flux cancellation,抗噪声(noise immunity)能力等。若在中间加地线,便会破坏耦合效应。% J+ W1 a, S9 c# c5 B
5 J. t; r3 N# {3 S19、刚柔板设计是否需要专用设计软件与规范?国内何处可以承接该类电路板加工?9 V# z' H+ w5 }2 n" P) F* X
可以用一般设计 PCB 的软件来设计柔性电路板(Flexible Printed Circuit)。一样用 Gerber 格式给 FPC厂商生产。由于制造的工艺和一般 PCB 不同,各个厂商会依据他们的制造能力会对最小线宽、最小线距、最小孔径(via)有其**。除此之外,可在柔性电路板的转折处铺些铜皮加以补强。至于生产的厂商可上网“FPC”当关键词查询应该可以找到。: A! a {2 n5 }
# c) m- m) `5 }. M/ `- C0 C
20、适当选择 PCB 和外壳接地的点的原则为?( K. k# d; b& H4 z4 w
选择PCB与外壳接地点选择的原则,即是利用 chassis ground 提供低阻抗的路径给回流电流(returning current)和控制此回流电流的路径。比如,通常在高频器件或者时钟产生器的附近,可以借固定用的螺丝将 PCB的地层和 chassis ground 做连接,来尽量减小整个电流回路的面积,也就是减少电磁辐射。' p$ U+ H& B; d2 C
0 m% P& g+ x4 D- n0 r0 T* U
- K% F4 i/ N- p. `) l# B
0 Y* a9 |( v) w, A9 N
% q' F; _5 H- I t; A1 j5 ^$ E2 J0 L+ n1 F% w/ R0 j
' u8 Q9 c1 y" B6 L# ?1 r% K6 f; Z1 g
0 Q1 P( C3 U5 u( d) S; m" \2 ~- T5 H/ D9 r
4 D# G9 M/ A1 V( p9 x r5 S
* T- p+ R+ z) q, u( n% I& n+ D4 n9 H( A
" u C/ D& B/ k+ o1 x' N% v
4 x0 U- [3 z& Z: N9 n$ V0 [6 G; `( d! w% f* ^$ d
* N0 d! s# z, l6 {$ j0 b |
|