|
引言
# ^9 h1 W% a/ X+ ^翻转芯片(Flip Chip)技术是半导体行业中重要的封装方法,具有高性能、小型化和改善电气特性等优势。本文概述了翻转芯片技术,涵盖了晶圆凸块、封装基板、组装工艺和可靠性考虑等关键方面[1]。" `: y' A# \. D# I+ j+ x- N
c' i+ V! C! y4 c; Q$ f* s7 i- Y翻转芯片简介( V$ |/ `+ z8 ?2 W
翻转芯片技术涉及使用各种互连材料和方法将半导体芯片正面朝下直接连接到基板或另一个芯片上。图1展示了典型翻转芯片组装的关键元素。
1 a% D+ b3 x, U( d% [+ h' B7 R. u6 i2 B5 v
2gibcowwsij64034873556.png
) G+ v0 o) l- O, T8 J+ S8 x图1:翻转芯片技术的关键元素,包括晶圆凸块、切割、组装和底填。
: \0 a6 ~' n v) ?$ R+ q4 ]$ u8 l/ N/ v& n$ K- w+ ]& J
翻转芯片方法最初由IBM在1960年代引入。如今,在需要高I/O密度和性能的处理器、ASIC、存储器和其他应用中广泛使用。
+ j/ Y# E. g: @+ O" F0 Z0 ~2 l1 q3 V
晶圆凸块
; i- i- E8 X+ C# Y* N晶圆凸块是翻转芯片技术中的关键步骤。两种常见方法是:
% }7 e( `! q4 x+ v" h1. 模板印刷
a4 v+ _* G% N在晶圆上进行锡膏模板印刷是一种成本效益高且产量高的方法,但限于较粗的间距(>120 μm)。该过程包括:6 z% f5 `3 x8 d
设计与焊盘布局匹配的模板孔通过模板将锡膏印刷到晶圆焊盘上回流焊锡形成凸块9 e) V+ D$ i/ T7 G& y% P
7 ` w- P' l% @4 ~/ g图2展示了一项研究中使用的模板设计。- Z% `3 R2 X4 E `6 U
. P' C) w4 m. N5 h
insioass32o64034873657.png
2 k# f G9 c7 C$ Y& U* h1 F
图2:用于晶圆凸块研究的四种不同孔形/尺寸的模板设计。
8 o! ?9 ?# \* Z. `6 y2 ~; |; j- P- j" d, G) B# y! }; Y' [
2. 电镀
3 C; u# [" R: F电镀允许更精细间距的凸块。该过程通常包括:0 l9 P* h" V* U7 v2 M
溅射底部金属层(UBM)光刻胶图形化电镀铜柱和/或焊料去除光刻胶和蚀刻UBM回流焊料
9 j6 }: c0 D) m+ e& I/ c( W+ a% `0 j. p3 H4 N! p/ U7 n
图3说明了C4(受控塌陷芯片连接)凸块的电镀过程。1 o" K7 L! n" {
3 ]; c9 I: d( P5 U/ ]* ? l
zwijrxlgbv164034873757.png
6 H8 w/ Y' s% X. D
图3:使用电镀的C4凸块晶圆凸块工艺流程。
) r* b4 r# J3 v/ ?9 g# P7 a$ @, H3 U. k* t$ a2 j* i
C4与C2凸块对比5 t' Q; d y$ a1 g1 C! j1 t
两种常见的凸块类型是:
: a" g1 ]2 h LC4凸块:焊料凸块,回流后通常呈球形C2凸块:带焊料帽的铜柱凸块) O. {6 B9 K1 `$ a
1 w* O9 y% x) u图4比较了C4和C2凸块。
# H3 S( ]: g. K2 B; \$ F- P! y8 k ]# @* ?( \6 f3 |
chfidav3gar64034873857.png
9 w5 m3 X/ J. d( L* {) {" Q
图4:C4焊料凸块和C2铜柱凸块的比较。
, t" {; h" }3 a% X* Y* O# b+ _4 ?' y- ^& Y# ]7 i, \4 K0 Y9 p
C2凸块在更精细的间距和改善电气/热性能方面具有优势,这得益于铜柱。
' `5 y# j. P* e9 I3 K# Z
2 v, J, d6 @, N翻转芯片封装基板# X. K9 d, \1 L1 W* f8 O
翻转芯片封装使用各种基板技术:
5 G: d* e( T/ o' ]. z1. 有机积层基板2 A. a8 q% ]' e4 A. D0 n( f
多层有机基板带有积层和微通孔,广泛使用。图5展示了典型积层基板结构。
" H2 ^: Z5 Y. @6 J' N2 W& n' q
5 \$ A4 i9 X$ q
xad5fj5ftry64034873957.png
# d8 V* G2 ~5 V# X3 O: R) {( }
图5:IBM的表面层压线路(SLC)技术用于翻转芯片有机积层基板。
/ c; A. a. O, I n7 M, W" [( D8 t) _# m F) q
2. 无芯基板+ F% M$ V/ F: F8 V
消除芯可提供更好的电气性能和减少厚度。图6比较了传统和无芯基板。
: D2 I7 [7 C: i$ \, j& o' R& o5 O" _! F2 N" `: R
3xkyzkptw1t64034874057.png
: d' a8 b4 r, p9 N图6:带芯的传统积层基板(上)和无芯基板(下)的比较。
! o2 p) _- b. U- F6 {) X# t# o5 u$ E' T+ w9 o$ R0 I G
3. 凸块直接连接导线(BOL)
+ W. }& V! P/ I8 F- [BOL通过将凸块直接连接到基板导线来改善布线密度。图7说明了BOL概念。
) K4 M, m2 u3 f, `
$ Z/ p, L# J: r1 i
rko2mpp3rvo64034874157.png
+ n$ B8 Y8 G- S图7:凸块直接连接导线(BOL)基板设计:(a) 传统凸块连接焊盘,(b) BOL概念,(c) 改进的BOL结构。
! q- B" L M6 E8 F! F, u% U* M8 h0 _
4. 嵌入式走线基板(ETS)
2 x3 o% u3 z7 S8 o, x; _ETS将细线走线嵌入基板,实现更高的布线密度。图8展示了ETS概念和工艺流程。9 ]( J* C+ m8 c5 S9 D
+ |* k w5 O" A* l! _9 ^8 R
xtj2i5qtbuz64034874257.png
! R+ T8 B3 r+ H" @) \" U图8:(a) 制造嵌入式走线基板(ETS)的工艺流程,(b) C2凸块翻转芯片在ETS组装上的结构。& k4 O& P8 G' p! M
3 a9 Z N/ l8 p9 V! b# I; T/ d
5. 积层基板上的薄膜层
; C* `; e+ \/ V2 b, V* ~. L2 s在积层基板上添加薄膜重布线层可实现超细间距布线。图9展示了新光的i-THOP基板技术。7 b) {+ ^& G5 i2 W# G4 |& f+ T7 m, U
% w* o5 T/ w$ K/ ~% Y/ x- [
zsjrliecc2m64034874357.png
/ t0 {9 c7 D8 h; Q图9:(a) 新光的i-THOP翻转芯片封装基板,在积层上方有薄膜层,(b) 在1-2-2积层基板上有两层薄膜层的测试载体。
3 P7 g) ]+ }; [6 L; @
7 o% E% S, _) K6. 扇出重布线层基板
& ]/ z) ?5 t' Z: ^! C扇出晶圆级封装(FOWLP)使用带有嵌入芯片和重布线层的重构晶圆。图10展示了典型的FOWLP结构。0 p; t9 D; P# s2 y5 F. f
7 T5 u, L1 T9 B3 u$ L1 N2 g
q3duyvf2h3h64034874457.png
& R% D5 f& K8 v; [% P2 w) b图10:(a) 扇出晶圆级封装结构,(b) 重布线层横截面,(c) 重布线层俯视图。7 p: F% H5 M, o6 k0 A& V
+ |- w! s: r3 q% [$ ?) p7. 硅通孔(TSV)中介层
5 {, ~& C5 D) V& V% s硅通孔中介层可为2.5D集成实现高密度互连。图11展示了被动TSV中介层的例子。
5 |. A: \; g0 X \8 j
. F! \5 s) F d1 e& k
ag4lpzj3hy464034874557.png
7 z2 F- i+ ~! d3 k) l图11:使用被动TSV中介层的2.5D IC集成。
8 x# _1 h* V( p1 j2 a, c
5 `9 @$ [2 N) {9 T) {7 n5 I8. 硅桥
8 h: Q( X# I! t; Q嵌入式硅桥为芯片间连接提供了全TSV中介层的替代方案。图12展示了英特尔的EMIB技术。- g; f3 G: y4 O F
4 K: ^ }( k' G
lkkxwgzxaep64034874657.png
) `0 r, M1 A4 N+ W) o, A
图12:英特尔的嵌入式多芯片互连桥(EMIB)概念。* b0 w* N0 S$ R2 q
& M% G! r8 Q; h/ a8 i* P翻转芯片组装
1 L! g9 f3 X5 X% t: Q% j: S主要的翻转芯片组装方法包括:
; y0 u1 \: O, S! g) s$ V1. 批量回流# n- z' o6 O: J; g
使用助焊剂和回流的C4凸块传统方法。图13a说明了该过程。
9 _. O9 y, f6 A$ A1 a. u4 f x# \4 \" l( z
0 V! m2 [# T) O5 k( M# z, Z: D
2. 热压焊(TCB)* r* X& y. R/ o8 L. f6 P) ?
TCB同时施加力和热。可用于: g2 s3 N/ B! W K- @6 W! w
C4/C2凸块的低压力和回流(图13b)C2凸块的高压力,配合预涂底填(图13c,d)
8 j: Z2 X" ^3 n. O! l9 O; H# R$ A3 }: M ?% H
% ?, l+ W5 b! s- H% ?
3. 混合键合
; x3 x9 y' n8 b" w' E" f+ E) O室温下直接Cu-Cu键合,实现超细间距(图13e)。6 {4 |, t4 r# a8 a8 C# _
8 U; H# q, z" u6 E% I
j4wofgx2yt264034874757.png
2 d9 ^6 w+ I" i# W) k0 T& _
图13:翻转芯片组装工艺:(a) 批量回流,(b) 低压力TCB,(c) 带NCP的高压力TCB,(d) 带NCF的高压力TCB,(e) 混合键合。
. N, Z5 Z3 X7 x/ o+ ]3 I3 J6 X) U& C+ \% C
底填/ g. k6 Q1 L4 r* d/ Q1 M" \
底填对翻转芯片可靠性很重要,特别是在有机基板上。两种主要的底填方法是:
1 D3 S& O) u' ~; |. K1.组装后底填) F: r$ L1 N; F. }( w, r
毛细底填(CUF):组装后分配,通过毛细作用流入芯片下方。模塑底填(MUF):使用改性模塑料一步完成底填和封装。 R) R: Y; W1 ]; ]/ {
- V* }5 \7 X$ s P* [2.组装前底填
! q+ ]2 G2 o$ V8 E3 l# g9 o, @4 q4 F无流动底填(NUF):在芯片放置和回流前涂抹。非导电浆料(NCP):用于TCB,在键合过程中固化。非导电膜(NCF):薄膜覆盖在晶圆或基板上,用于TCB。
4 \; C/ W8 v5 L4 w9 T& p3 a5 R6 r
图14说明了模塑底填概念。# g/ [# l8 } C V( D0 _# `
5 ~/ n& }. {7 ~4 d/ ]
ewyiketjpu164034874857.png
/ X* I& b1 h) `9 S+ n2 e# w- d* h图14:模塑底填(MUF)过程和挑战。4 A1 G! y% r( Z- c
- c1 S7 C" |( e( x% Q* U
底填表征
3 }/ @, f: t/ b1 I+ j0 m正确选择和表征底填材料非常重要。需要评估的关键性能包括:* |" q! M# K$ E% Y2 i+ \& N
1. 固化条件:使用差示扫描量热法(DSC)确定。
' k) I: {/ n% d- Z- |9 F( k. \2. 热膨胀系数(CTE):使用热机械分析(TMA)测量。0 e% |2 I7 d8 m8 w2 `6 K5 C
3. 玻璃化转变温度(Tg):从TMA或动态机械分析(DMA)获得。
8 F f- k4 f* Q @, v/ [9 M4. 储能模量:使用DMA测量。
4 u' b. o, r1 O0 X5. 吸湿率:使用热重分析(TGA)确定。
% x" m2 [2 c6 A. b3 m6. 流动率:在实际翻转芯片组装中评估。2 g6 U% g( O8 e) Q
7. 粘合强度:通过芯片剪切测试评估。
& [/ i0 k. P: t1 A/ {1 Y0 k3 P
, i4 u3 I, j0 o* B; j: @' B: E图15展示了底填材料的典型DMA结果,包括储能模量和正切δ。% m; {$ ~$ a1 {% m5 X; G) s( L
' k9 c% n( z& \, B+ C( t
rajwd4kj5j164034874957.png
0 [7 t8 ~0 V1 z' j4 S9 y图15:底填材料的典型储能模量和正切δ曲线。4 p6 Q+ H! `" p U
+ E) O% G! h& K$ Z
底填模板印刷
9 o" Y7 D& I7 u' m: ]3 B一种新的高产量底填应用方法涉及模板印刷。该方法的关键方面包括:模板设计:每个芯片使用一个小矩形开口,干膜具有更大的开口。印刷过程:通过模板将底填印刷到每个芯片的一个边缘。毛细流动:印刷后,加热组件使底填流入芯片下方。9 q) q$ k; ?* Z0 Q- c* Q
[/ol]% ~0 M' x. X6 G; F2 N
图16说明了底填应用的模板印刷概念。
5 _9 @- Q/ v6 N! p1 X
- E9 V! K o1 b
0hp4hvwownk64034875057.png
8 ^' c, p f R
图16:底填模板印刷过程:(a) 印刷前,(b) 印刷中,(c) 印刷后,(d) 毛细流动后。
- X/ |1 @+ W7 B6 T# _6 E* \- K) n/ n* D5 L; y' N( K8 S( r
实验结果表明,这种方法可以实现无空隙底填,并具有良好的粘合强度。图17展示了模板印刷底填组件的横截面。
0 Q' {7 d1 F; h( V# L. T
: d: }3 D: c' a% F9 E
kky2igxdp2n64034875157.png
9 B4 x; M. n, Z0 d: K% I6 b
图17:有机基板上翻转芯片模板印刷底填的横截面。
- \# h- K8 b* N- l
* y1 ]" P6 }% P结论7 s' u" W ]! P
翻转芯片技术不断发展,以满足先进封装应用的需求。了解晶圆凸块、基板技术、组装方法和底填工艺的各个方面对成功实施非常重要。随着间距要求变得更精细,性能需求增加,材料和工艺的新创新将推动翻转芯片封装的未来发展。 F0 D& K% e: L6 o
% V4 R6 G' F0 l C
! u* ~& {9 X+ U
参考文献. J& E0 N' Y; b. S4 ?
[1] J. H. Lau, "Flip Chip Technology," in Flip Chip, Hybrid Bonding, Fan-In, and Fan-Out Technology. Singapore: Springer Nature Singapore Pte Ltd., 2024, ch. 1, pp. 1-75.
+ S/ q- P& N7 t# @& f) I/ U" m2 u; b7 o% E, [
- END -! J- }- [2 @7 {0 J7 N/ u
2 l- S8 }( c5 {% S/ e
软件申请我们欢迎化合物/硅基光电子芯片的研究人员和工程师申请体验免费版PIC Studio软件。无论是研究还是商业应用,PIC Studio都可提升您的工作效能。" v: y4 H" C' |$ n* ^. x$ a- @
点击左下角"阅读原文"马上申请4 [9 J3 w* L1 }0 O! N [. V3 S5 q
$ e$ F7 J, ~+ t3 I欢迎转载& x" ?0 l+ t' d7 D; v f# V4 Y
' o; C4 W3 _2 S2 U( f转载请注明出处,请勿修改内容和删除作者信息!
4 m, ^7 K2 g: M5 c* @
; X. o+ d/ Z( B: {3 L$ M1 n% ^' F+ m% f6 H# y( B) X
) k& Q6 A' O( M. z- d( E- B
gndwdmm0hyr64034875257.gif
( {% m: r4 W+ Z5 b
# G3 g! C# t& w. S- N; x* K关注我们. A5 |8 q! I: L* |/ n( D2 L
0 J9 t& {6 U, P* j+ @7 z" w
% p7 t* ^# V# k! K% h
k0lolet1ubf64034875357.png
2 F6 d& r4 h& y! S3 f" [
| ! t# E+ Y1 K }5 I+ X
01ektwxcmj264034875457.png
: R, X' m# C6 m; m* D
|
$ n% n8 B0 o- v* h
# f/ O! t6 m9 ~$ D9 W) ~( ~ |
+ }# N2 {+ f* s7 Z/ D! Z" n; x, F; d$ b* B% H5 A
4 F ~. G [% }% x' H* U# |, K7 B: a. F9 @, h/ V) d& ]3 N
/ n& `$ r6 f" g' f6 [/ c9 p; g7 O, @# t; m- E$ l
, N0 i& l$ j& [
关于我们:: K( q& t# h1 V* N9 t
深圳逍遥科技有限公司(Latitude Design Automation Inc.)是一家专注于半导体芯片设计自动化(EDA)的高科技软件公司。我们自主开发特色工艺芯片设计和仿真软件,提供成熟的设计解决方案如PIC Studio、MEMS Studio和Meta Studio,分别针对光电芯片、微机电系统、超透镜的设计与仿真。我们提供特色工艺的半导体芯片集成电路版图、IP和PDK工程服务,广泛服务于光通讯、光计算、光量子通信和微纳光子器件领域的头部客户。逍遥科技与国内外晶圆代工厂及硅光/MEMS中试线合作,推动特色工艺半导体产业链发展,致力于为客户提供前沿技术与服务。
% t5 t3 ~! _5 U( A! y) \9 _; C- C( [$ @" n% }$ [
http://www.latitudeda.com/1 W; `( o/ f% b$ C' g4 j
(点击上方名片关注我们,发现更多精彩内容) |
|