电子产业一站式赋能平台

PCB联盟网

搜索
查看: 1510|回复: 0
收起左侧

创龙TI KeyStone C66x多核定点/浮点DSP TMS320C665x的PCIe接口、模式调试接口

[复制链接]

678

主题

902

帖子

8293

积分

高级会员

Rank: 5Rank: 5

积分
8293
发表于 2020-4-7 14:04:35 | 显示全部楼层 |阅读模式
处理器
基于TI KeyStone C66x多核定点/浮点DSP TMS320C665x + Xilinx Artix-7 FPGA处理器,TMS320C665x主频为1.0G/1.25GHz,单核运算能力高达40GMACS和20GFLOPS,FPGA XC7A100T逻辑单元101K个,DSP Slice 240个拥有多种工业接口资源,其CPU功能框图:
7 n8 {, l/ r2 W5 l: M

- G* }. {3 x' d) Z. w+ T
PCIe接口
开发板引出了PCIe Gen2接口(J4),2通道,编码方案为8b/10b,总共64pin,主接口区42pin,单通道理论最高传输速率达5GBaud,总传输速率为5GBaud*8/10=8Gbit/s,硬件及引脚定义如下图:

8 Q' ]' l8 A+ ^& e, t3 t7 d/ B& x
/ ?* s4 j1 r8 ^; n6 V! C
模式调试接口
开发板J1为模式调试接口,采用2*5pin、2.54mm间距双排针连接方式,主要用于复位、NMI等调试,硬件及引脚定义如下图:

8 E/ b+ B- ^7 n4 E% E4 G9 a

0 E0 H; }  P) u# V6 F$ K2 z, B$ V7 y/ v
CORESEL0/CORESEL1:核心选择管脚,用于选择启动或者复位的核心。
LRESETZ:Warm Retset软复位管脚。
LRESETNMIENZ:模式选择使能管脚。
PORZ:上电复位管脚,用于上电时的复位行为。

4 a( p( J* ]. l6 F. k6 n6 a* l  n1 V0 v1 r% _8 T- R0 J& }9 K
嵌入式DSP、ARM、FPGA多核技术开发,学习资料下载:http://site.tronlong.com/pfdownload
回复

使用道具 举报

发表回复

您需要登录后才可以回帖 登录 | 立即注册

本版积分规则


联系客服 关注微信 下载APP 返回顶部 返回列表